EDA技術與數字系統設計

EDA技術與數字系統設計

《EDA技術與數字系統設計》介紹了數字系統的設計、現代電路與系統設計、可程式器件及與可程式器件相對應的開發軟體:ispLEVER、MAX+plus II等。同時介紹了常用的硬體描述語言VHDL,並通過設計實例加以論述。

《EDA技術與數字系統設計》內容取材新穎,先進實用,敘述簡潔,循序漸進。針對EDA技術的實際特點,《EDA技術與數字系統設計》著重從入門觀、套用觀和發展觀來闡述,突出體現了易學性、工程性和全局性。

《EDA技術與數字系統設計》既可供高職高專電子類學生使用,也可作為電子類工程技術人員的入門教材。

基本介紹

  • 書名:EDA技術與數字系統設計
  • 頁數:210頁
  • 出版社:西安電子科技大學出版社
  • 開本:16
圖書信息,目錄,

圖書信息

出版社: 西安電子科技大學出版社; 第1版 (2004年8月1日)
叢書名: 高職高專系列教材
平裝: 210頁
正文語種: 簡體中文
開本: 16
ISBN: 7560614280
條形碼: 9787560614281
尺寸: 25.6 x 18.2 x 1 cm
重量: 322 g

目錄

第1章 EDA技術概述
1.1 EDA技術的發展史
1.2 EDA技術的主要內容
1.2.1 大規模可程式邏輯器件
1.2.2 軟體開發工具
1.2.3 輸入方式
1.2.4 相關廠商概述
1.3 EDA技術的發展趨勢
1.3.1 可程式器件的發展趨勢
1.3.2 軟體開發工具的發展趨勢
1.3.3 輸入方式的發展趨勢
第2章 常用數字電路的設計方法
2.1 組合邏輯電路設計的一般方法
2.2 時序邏輯電路的設計
第3章 數字系統的設計
3.1 數字系統設計概述
3.1.1 數字系統的組成
3.1.2 數字系統的設計方法
3.1.3 數字系統設計的一般過程
3.2 數字系統的描述方法
3.2.1 暫存器傳輸語言
3.2.2 算法狀態機圖(ASM圖)
3.2.3 備有記憶文檔的狀態圖(MDS)
3.3 數字系統設計實例
3.3.1 設計任務
3.3.2 設計過程
第4章 VHDL語言基礎
4.1 VHDL概述
4.1.1 VHDL語言的起源
4.1.2 VHDL語言的特點
4.2 VHDL的基本結構
4.2.1 實體(ENTITY)
4.2.2 結構體(ARCHlTECTURE)
4.2.3 庫(LIBRARY)
4.2.4 程式包(PACKAGE)
4.2.5 配置(CONFIGURATION)
4.3 VHDL的數據及文字規則
4.3.1 VHDL的文字規則
4.3.2 VHDL的數據對象(DataObject)
4.3.3 VHDL的數據類型(DataType)
4.3.4 VHDL的類型轉換
4.4.VHDL的操作符(Operator)
4.4.1 操作符的種類
4.4.2 操作符的優先權
4.4.3 邏輯操作符(LogicalOperator)
4.4.4 關係操作符(RdationalOperator)
4.4.5 算術操作符(ArithmeticOperator)
4.5 VHDL的順序語句(SequentialStatement)
4.5.1 賦值語句
4.5.2 流程控制語句
4.5.3 等待語句(WArT)
4.5.4 子程式調用語句
4.5.5 返回語句(RETLIRN)
4.5.6 空操作語句(NULL)
4.5.7 其他順序語句
4.6 VHDL的並行語句(ConcurrentStatement)
4.6.1 塊語句(BlockStatement)
4.6.2 進程語句(PTOCeSSStatement)
4.6.3 並行過程調用語句(concurrentProcedureCall),
4.6.4 並行信號賦值語句(concurrentSignalAssignment)
4.6.5 元件例化語句(componentInstantiation)
4.6.6 生成語句(GenerateStatement)
第5章 可程式邏輯器件
5.1 可程式邏輯器件的基本結構及分類
5.1.1 概述
5.1.2 基本結構及分類
5.2 低密度可程式邏輯器件GAI
5.2.1 GAL器件的基本結構
5.2.2 GAL器件的介紹
5.2.3 套用GAL的設計
5.3 複雜可程式邏輯器件CPID
5.3.1 CPLD的基本結構
5.3.2 Altera公司的器件特點
5.3.3 I.attice公司的器件產品
5.4 現場可程式門陣列(FPGA)的基本結構
5.4.1 FPGA的整體結構
5.4.2 Spartan-ⅡE系列的基本結構
5.4.3 XilinxFPGA其他系列簡介
5.5 其他可程式器件
5.5.1 在系統可程式數字開關GDS和互連器件GDX
5.5.2 在系統可程式模擬器件
第6章 開發軟體
6.1 MAX+plusⅡ簡介
6.2 MAX+plusⅡ的安裝
6.3 MAX+plusⅡ的套用
6.3.1 MAX+plusⅡ下的VHDL實例
6.3.2 利用庫快速生成功能模組檔案
6.4 ispLEVER簡介
6.5 ispLEVER開發工具的原理圖輸入
6.6 ispLEVER工具中用VHDL和Verilog語言輸入的設計方法
第7章 設計實例
實例1 設計3.8 解碼器
實例2 設計BCD-七段顯示解碼器
實例3 設計計數器
實例4 設計模擬741LS160計數器
實例5 設計交通燈控制器
實例6 設計桌球遊戲機
實例7 設計掃描數碼顯示器
實例8 數字頻率計的設計
實例9 設計數字鐘
實例10 正弦信號發生器
附錄A 縮略語辭彙表
附錄B 常用可程式邏輯器件引腳圖
參考文獻

相關詞條

熱門詞條

聯絡我們