《大規模可程式邏輯器件與數字系統設計》是1998年北京航空航天大學出版社出版的圖書,作者是楊暉等。
基本介紹
- 作者:楊暉 / 等
- ISBN:9787810127776
- 頁數:209
- 定價:13.50元
- 出版社:北京航空航天大學出版社
- 出版時間:1998-06
- 裝幀:平裝
內容介紹
作品目錄
第一章 緒論
1.1引言
1.2可程式邏輯器件及EDA技術的發展史
習 題
第二章 可程式邏輯器件基礎
2.1可程式邏輯器件的分類
2.1.1可程式邏輯器件的集成度分類
2.1.2可程式邏輯器件的其它分類方法
2.2PLD類器件的基本結構
2.2.1與或陣列
2.2.2宏單元
2.3FPGA的基本結構
2.3.1查找表型FPGA的結構
2.3.2多路開關型FPGA的結構
2.3.3多級與非門型FPGA的結構
2.4可程式元件
2.4.1熔絲開關和反熔絲開關
2.4.2浮柵編程技術
2.4.3SRAM配置存儲器
2.5先進的可程式邏輯器件的編程和測試技術
2.5.1在系統可程式技術
2.5.2邊界掃描測試技術
習 題
第三章 Lattice公司的ispLSI系列器件
3.1ispLSI系統器件概述
3.1.1ispLSI系列器件的介紹
3.1.2iSpLSI系列器件的主要技術特性
3.2ispLSI器件的結構原理
3.2.1ispLSI1000/1000E 系列器件
3.2.2ispLSI2000系列器件
3.2.3ispLSI3000系列器件
3.2.4ispLSI6000系列器件
3.3ispLSI1016晶片介紹
3.3.1ispLSI1016的結構和特點
3.3.2ispLSI1016的主要性能指標和封裝
3.3.3功耗和時延模型
3.4isp器件的編程
3.4.1器件編程元件的物理布局
3.4.2ISP編程接口
3.4.3多個ISP器件編程的配置方式
3.4.4ISP狀態機
3.4.5編程的定時關係
習 題
第四章 Xilinx公司的FPGA
4.1Xilinx公司的FPGA簡介
4.2FPGA的結構原理
4.2.1XC2000系列的LCA結構
4.2.2XC3000系列的LCA結構
4.2.3XC4000系列的LCA結構
4.2.4內部晶體振盪器
4.3FPGA的配置
4.3.1工作模式
4.3.2配置流程
4.4FPGA的主要性能參數
4.4.1Xilinx的FPGA的產品型號命名及意義
4.4.2FPGA的性能參數
4.4.3FPGA的封裝形式及管腳說明
習 題
第五章 器件設計
5.1概述
5.1.1大規模可程式邏輯器件的設計流程
5.1.2設計軟體介紹
5.2Synario設計環境和基本操作
5.2.1Synari0軟體環境
5.2.2基本命令
5.2.3設計流程
5.3設計輸入、設計實現和設計仿真
5.3.1創建一個新的項目
5.3.2輸入電路圖
5.3.3輸入ABEL檔案
5.3.4建立頂層設計檔案
5.3.5編譯和設計實現
5.3.6仿真設計
5.4編程軟體的使用方法
習 題
第六章 ABEL硬體描述語言
6.1ABEL語言元素
6.1.1字元和數
6.1.2運算符、表達式與方程
6.1.3其它元素
6.2語言結構
6.2.1基本結構
6.2.2模組語句和標題語句
6.2.3DECLARATIONS定義段
6.2.4邏輯描述
6.2.5TESTVECTORS測試向量表
6.3DIRECTIVES指示字
習 題
第七章 數字系統設計方法
7.1設計方法基礎
7.1.1數字系統設計流程
7.1.2基本方法
7.1.3設計準則
7.2組合邏輯電路設計
7.2.1編碼器及解碼器
7.2.2多路數據選擇器/多路分配器
7.2.3比較器
7.2.4加法器
7.3暫存器邏輯電路設計
7.3.1基本觸發器和暫存器
7.3.2計數器
7.3.3移位暫存器
7.4狀態機設計
7.4.1狀態機的基本結構和功能
7.4.2狀態機的表示方法
7.4.3狀態機設計
7.5輸入/輸出接口電路
7.6測試向量
7.6.1測度向量
7.6.2編寫測試向量的技巧
7.7數字系統設計示例:數字跑表
7.7.1系統設計和功能分割
7.7.2模組設計
7.7.3設計實現
習 題
思考題
第八章 大規模可程式邏輯器件的套用
8.1CPLD和FPGA在微機系統中的套用
8.1.1地址解碼器
8.1.2匯流排仲裁器
8.1.3DRAM控制器
8.1.4多功能模組
8.2大規模可程式器件在通信領域內的套用
8.2.1高速數字鑒相器
8.2.2高速數字相關器
8.2.3利用ISP器件實現可程式PCM采編器
8.3在數位訊號處理技術(DSP)領域中的套用
8.3.1快速加法器設計
8.3.2快速乘法器設計
8.3.3FIR有限衝擊回響濾波器
習 題
思考題
第九章 數字電路和數字系統實驗
9.1實驗一 基本門電路實驗
9.2實驗二 3/8解碼器實驗
9.3實驗三 BCD/七段顯示解碼器實驗
9.4實驗四 計數器實驗
9.5實驗五 模擬74LS160計數器實驗
9.6實驗六 交通燈控制器
9.7實驗七 桌球遊戲機
9.8實驗八 掃描數碼顯示器
9.9實驗九 頻率計
9.10實驗十 數字鐘
第十章 綜合數字系統設計實驗
10.1實驗一 地址解碼器
10.2實驗二 匯流排仲裁器
10.3實驗三 接口電路模組
10.4實驗四 16位高速相關器
10.5實驗五 PCM采編器
10.6實驗六 加法器
10.7實驗七 乘法器設計
10.8實驗八 FIR有限衝擊回響濾波器
附錄A ISP數字電路/數字系統實驗板介紹
附錄B Synari0軟體使用技巧
附錄C GDS器件的開發
參考文獻