簡介
Altera Quartus II 作為一種
可程式邏輯的設計環境, 由於其強大的設計能力和直觀易用的接口,越來越受到
數字系統設計者的歡迎。當前官方提供下載的最新版本是v17.0。
Altera Quartus II (3.0和更高版本)設計軟體是業界唯一提供FPGA和固定功能
HardCopy器件統一設計流程的設計工具。工程師使用同樣的低價位工具對 Stratix FPGA進行功能驗證和
原型設計,又可以設計HardCopy Stratix器件用於批量成品。系統設計者現在能夠用Quartus II軟體評估HardCopy Stratix器件的性能和功耗,相應地進行最大吞吐量設計。
Altera的Quartus II可程式邏輯軟體屬於第四代PLD開發平台。該平台支持一個
工作組環境下的設計要求,其中包括支持基於Internet的協作設計。Quartus平台與
Cadence、ExemplarLogic、 MentorGraphics、
Synopsys和Synplicity等EDA供應商的開發工具相兼容。改進了軟體的LogicLock
模組設計功能,增添 了FastFit編譯選項,推進了網路編輯性能,而且提升了調試能力。
性能特點
支持MAX7000/MAX3000等乘積項器件
2.0版Quartus II設計軟體現在除了支持
Altera的APEX 20KE,APEX 20KC, APEX II,ARM的
Excalibur嵌入處理器方案,Mercury,FLEX10KE和ACEX1K之外,還支持MAX3000A,
MAX7000系列乘積項器件。MAX3000A和MAX7000設計者現在可 以使用QuartusII設計軟體中才有的所有強大的功能。
軟體體積縮小,運行速度加快
QuartusII2.0安裝軟體為290M,完全安裝為700M,如果定製安裝,不選擇
Excalibur嵌入處理器,則安裝所需空間為 460M,比QuartusII1.1版本減少一半以上的空間要求,卻能支持ALTERA全部晶片的開發。同時軟體的裝載,編譯,仿真速度比1.1版本大 大加快。
LogicLock設計流程把性能提升15%
QuartusII2.0 設計軟體通過增強層次LogicLock模組級設計方式,將性能平均改善15%。 LogicLock設計流程把整個模組的放置交由設計者控制,如果必要的話,可以採用
輔助平面布置。LogicLock設計流程運行設計者單獨地最佳化和鎖定每個模組的性能,在大型SOPC設計的構建過程中也保持整個系統的性能。2.0版Quartus II設計軟體把新的LogicLock設計流程算法集成到未來的
Altera器 件中,該算法充分利用了模組級設計的優勢。
採用快速適配選項縮短編譯時間
QuartusII2.0增加了一個新的快速適配編譯選項,選擇中這個選項,將會比預設設定要縮短50%的
編譯時間。快速適配功能保留了 最佳性能的設定,加快了編譯過程。這樣布局適配算法反覆的次數更少,編譯速度更快,對設計性能的影響最小。
新的功能減小了系統級驗證
2.0版Quartus II設計軟體引入了新的功能,加快驗證過程,這通常是SOPC設計流程中最漫長的階段。在最初的編譯時間中,新的 SignalProbe技術允許用 戶在保留設計最初布線,時限和設計檔案的同時把內部節點引到未用的管腳進行分析。SignalProbe技術完成了現有SignalTap嵌入邏輯分析的功能。 而且,設計者能夠使用新版本中提供的HDL測試模板快速地開發HDL仿真矢量。
2.0版 Quartus II設計軟體也可以自動地從QuartusII仿真器
波形檔案中創建完整的HDL測試平台。
2.0版Quartus II設計軟體也支持高速I/O設計,生成專用
I/O緩衝信息規範(IBIS)模型導入到常用的EDA信號集成工具中。
IBIS模型根據設計中每個管腳的
I/O標準設定來定製,簡化第三方工具的分析。
Altera 公司每出一個新版本都會縮短其編譯速度。因為它的編譯速度實在是很慢。