基於Quartus II的計算機組成與體系結構綜合實驗教程

基於Quartus II的計算機組成與體系結構綜合實驗教程

《基於Quartus II的計算機組成與體系結構綜合實驗教程》一書的出版社是科學,作者是楊軍,出版時間是2011-1。

基本介紹

  • 作者:楊軍
  • ISBN:9787030299239
  • 頁數:202
  • 定價:28.00元
  • 出版社:科學
  • 出版時間:2011-1
內容介紹,作品目錄,

內容介紹

《基於Quartus II的計算機組成與體系結構綜合實驗教程》是針對計算機科學與技術專業的計算機組成與體系結構綜合課程實驗設計而編寫的教材。全書共分5章,先分別介紹計算機的組成、層次結構,Quartus Ⅱ 8.0軟體的使用方法,計算機基本器件的基本原理和FPGA實現方法;然後,通過簡單加減法運算計算機實例來說明計算機各個關鍵部件的相互關係和工作方式;最後,循序漸進地講解14個實例系統的設計。
《基於Quartus II的計算機組成與體系結構綜合實驗教程》突出包括指令系統與CPU設計等在內的計算機核心部件的設計方法,通過器件的設計最終完成整個計算機系統的實現與擴展。書中採用Quatrus Ⅱ實例設計方法並提供相關代碼,方便學習與實踐。
《基於Quartus II的計算機組成與體系結構綜合實驗教程》可作為普通高等院校計算機科學與技術、信息安全、電子信息工程、通信工程、自動化等專業的本科生教材,也可供從事計算機體系結構研發的科研人員參考。

作品目錄

前言第1章 緒論 1.1 計算機系統的組成 1.1.1 計算機硬體的組成 1.1.2 計算機軟體的組成 1.2 計算機系統的層次結構 1.2.1 計算機系統的多級層次結構 1.2.2 軟體與硬體的邏輯等價性 1.3 計算機的工作過程第2章 Quartus Ⅱ 8.0基本使用方法 2.1 概述 2.2 Ouartus Ⅱ 8.0設計流程 2.3 Quartus Ⅱ設計方法 2.4 例解Quartus Ⅱ 8.0設計第3章 常用基本器件設計 3.1 暫存器設計 3.1.1 暫存器原理圖設計 3.1.2 暫存器工作原理 3.1.3 暫存器程式描述 3.1.4 暫存器仿真 3.2 移位運算器設計 3.2.1 移位運算器原理圖設計 3.2.2 移位運算器程式描述 3.2.3 移位運算器仿真 3.3 加減法運算器設計 3.3.1 加減法單元原理圖設計 3.3.2 加減單元編碼 3.3.3 多位加減法單元連線 3.3.4 加減法運算器原理圖設計 3.3.5 加減法運算器程式描述 3.3.6 加減法運算器仿真 3.4 乘法運算器設計 3.4.1 乘法陣列原理圖設計 3.4.2 乘法陣列編碼 3.4.3 有符號數乘法運算器 3.5 同步計數器設計 3.5.1 設備同步工作 3.5.2 程式計數器 3.5.3 通用計數器 3.6 節拍器設計 3.6.1 節拍器電路設計 3.6.2 節拍器程式描述 3.6.3 節拍器工作原理 3.7 解碼器設計 3.7.1 解碼器電路設計 3.7.2 解碼器程式描述 3.7.3 選擇與通斷控制電路 3.8 標誌線設計 3.8.1 累加器標誌線設計 3.8.2 數據監測標誌設計 3.9 存儲器設計 3.9.1 地址解碼器設計 3.9.2 存儲單元設計 3.9.3 256存儲單元存儲器設計第4章 計算機設計實例 4.1 簡單計算機實驗 4.1.1 設計8位累加器A 4.1.2 設計8位數據暫存器B 4.1.3 設計運算器ALU 4.1.4 設計8位輸出暫存器O 4.1.5 設計4位地址暫存器MAR 4.1.6 設計EROM 4.1.7 設計8位指令暫存器IR 4.1.8 設計4位程式計數器 4.1.9 設計控制器CONT 4.1.10 設計加減運算計算機整機結構 4.1.11 功能仿真 4.1.12 實驗小結 4.2 計算機整體設計 4.2.1 計算機組成結構 4.2.2 計算機功能設計目標 4.2.3 確定指令系統 4.3 匯流排結構設計 4.3.1 連線存儲器和運算器 4.3.2 累加器、計數器連人匯流排 4.3.3 運算元暫存器、數據暫存器、輸出暫存器連入匯流排 4.4 指令系統設計 4.4.1 指令全程分析 4.4.2 計算機指令全程表 4.5 控制器設計 4.5.1 控制器的基本功能和結構 4.5.2 時序控制信號 4.5.3 微程式控制器 4.5.4 硬聯控制器 4.6 輸入接口設備設計 4.6.1 緩衝區接口電路 4.6.2 作業系統的設計 4.7 計算機總體設計 4.7.1 頂層結構 4.7.2 輸入程式數據控制 4.8 程式運行測試 4.8.1 頂層檔案與連線驅動程式 4.8.2 檢驗程式執行第5章 實訓項目 5.1 運算器 5.1.1 基本運算器實驗 5.1.2 多通路運算器與暫存器堆設計實驗 5.1.3 陣列乘法器設計實驗 5.2 存儲系統 5.2.1 FIFO先進先出存儲器實驗 5.2.2 Cache控制器設計實驗一 5.3 控制器 5.3.1 時序發生器設計實驗 5.3.2 微程式控制器實驗 5.4 系統匯流排與匯流排接口 5.4.1 系統匯流排和具有基本輸人、輸出功能的匯流排接口實驗 5.4.2 具有DMA控制功能的匯流排接口實驗 5.5 指令系統 5.5.1 計算機系統的指令系統 5.5.2 基於CISC技術的模型計算機設計實驗 5.5.3 基於RISC技術的模型計算機設計實驗 5.6 時間並行性為特徵的計算機系統 5.6.1 基於重疊技術的模型計算機設計實驗 5.6.2 具有三級流水的模型機設計實驗 5.7 指令並行性為特徵的計算機系統參考文獻附錄 實驗硬體平台及軟體使用說明 附錄A TD.cMA系統硬體環境 A1 系統硬體布局圖 A2 系統實驗單元電路 附錄B 軟體使用說明 B1 TD-CMA軟體界面視窗介紹 B2 選單功能介紹 附錄C 實用晶片介紹

相關詞條

熱門詞條

聯絡我們