EDA技術與VHDL基礎

EDA技術與VHDL基礎

《EDA技術與VHDL基礎》是由出版於2013-3的一部圖書,作者是楊健

基本介紹

  • 作者:楊健 編
  • ISBN:9787302313601
  • 頁數:286
  • 定價:33.00元
  • 出版時間:2013-3
內容介紹,圖書目錄,

內容介紹

《21世紀高等院校自動化類實用規劃教材:EDA技術與VHDL基礎》以QuartusⅡ9.1集成開發環境的使用為例,通過理論知識和實例講解,讓讀者熟悉可程式邏輯器件的設計流程,同時介紹了VHDL、狀態機設計、組合和時序邏輯電路設計和常用接口電路設計。全書重點講解基礎知識,強調基礎數字模組的設計與熟練套用。在內容編寫上採用縱向和橫向相結合的寫法,縱向基礎知識的學習穿插大量實例講解,使學生建立VHDL知識體系的完整性:橫向套用實例的學習穿插基礎知識要點和設計經驗講解,使學生掌握理論知識的具體套用,從而幫助讀者從不同角度認識VHDL,提高靈活運用的能力,建立自己的設計思路

圖書目錄

第1章EDA技術概述 1
1.1EDA技術 2
1.1.1EDA技術的概念 2
1.1.2EDA技術的特點 2
1.1.3EDA技術的發展 2
1.2EDA技術的知識體系 3
1.2.1EDA技術的主要內容 3
1.2.2可程式邏輯器件 5
1.2.3可程式邏輯語言 5
1.2.4EDA開發工具 7
1.3EDA設計流程 8
1.3.1設計輸入 8
1.3.2綜合 9
1.3.3適配 9
1.3.4仿真 10
1.3.5編程下載 10
1.3.6硬體驗證 11
1.4EDA技術的設計方法 11
1.4.1基於VHDL的自頂向下的
設計方法 11
1.4.2EDA設計方法與傳統數字
系統設計方法的比較 11
1.4.3基於IP的設計 12
1.5給初學者的學習建議 13
本章小結 14
習題 14
第2章可程式邏輯器件基礎 17
2.1可程式邏輯器件概述 18
2.1.1數字積體電路的分類 18
2.1.2可程式邏輯器件的理論基礎 19
2.1.3可程式邏輯器件的發展歷程 19
2.1.4可程式邏輯器件的分類 19
2.1.5可程式邏輯器件的發展趨勢 22
2.2簡單PLD基本結構原理 22
2.3CPLD和FPGA的基本結構 24
2.3.1CPLD的基本結構 25
2.3.2FPGA的基本結構 26
2.4CPLD和FPGA的比較 29
2.5CPLD和FPGA的編程與配置技術 30
2.5.1Altera公司的下載電纜 30
2.5.2Altera公司FPGA器件的
編程/配置模式 31
2.6可程式邏輯器件主要生產廠商及
典型器件 31
本章小結 32
習題 32
第3章VHDL程式初步
——程式結構 35
3.1初識VHDL程式 36
3.2VHDL體系結構概述 38
3.2.1VHDL體系結構 38
3.2.2庫、程式包 39
3.2.3實體 40
3.2.4結構體 43
3.2.5配置 44
3.3結構體描述方式 45
3.3.1行為描述方式 45
3.3.2數據流描述方式 46
3.3.3結構描述方式 48
3.4D觸發器的VHDL描述概述 50
3.4.1D觸發器的VHDL描述 50
3.4.2不完整條件語句 54
本章小結 56
習題 56
第4章VHDL基礎 59
4.1VHDL的語言要素 60
4.1.1VHDL文字規則 60
4.1.2數據對象 62
4.1.3VHDL數據類型 67
4.1.4VHDL數據類型轉換 69
4.1.5VHDL運算符 70
4.2VHDL語句 72
4.2.1VHDL的順序語句 72
4.2.2VHDL的並行語句 86
4.2.3VHDL的屬性語句 99
本章小結 101
習題 101
第5章QuartusⅡ集成開發軟體
初步 107
5.1QuartusⅡ軟體概述 108
5.1.1QuartusⅡ軟體開發流程 108
5.1.2QuartusⅡ軟體的特點 108
5.1.3QuartusⅡ軟體的圖形用戶
界面 109
5.2原理圖編輯方法 109
5.2.1半加器電路輸入與編輯 110
5.2.2半加器的綜合 116
5.2.3半加器的仿真 117
5.2.4半加器的編程下載 124
5.3用文本編輯方法設計編碼器 130
5.3.18線-3線編碼器的文本輸入
與編輯 131
5.3.2綜合與仿真 132
5.3.3生成符號檔案和RTL
閱讀器 132
5.4ModelSim軟體套用 133
5.4.1ModelSim軟體的使用方法 133
5.4.2使用ModelSim仿真
QuartusⅡ已有檔案 138
5.4.3ModelSim的時序仿真 138
本章小結 139
習題 139
第6章VHDL設計方法 143
6.1自底向上混合設計——六十進制
計數器設計 144
6.2自頂向下混合設計 148
6.2.1十六進制計數解碼
顯示電路設計 148
6.2.2一位全加器的自頂向下
混合設計 155
本章小結 158
習題 158

相關詞條

熱門詞條

聯絡我們