《片上網路高性能互連技術的研究》是依託西安電子科技大學,由顧華璽擔任項目負責人的青年科學基金項目。
基本介紹
- 中文名:片上網路高性能互連技術的研究
- 項目類別:青年科學基金項目
- 項目負責人:顧華璽
- 依託單位:西安電子科技大學
- 批准號:60803038
- 申請代碼:F0204
- 負責人職稱:教授
- 研究期限:2009-01-01 至 2011-12-31
- 支持經費:20(萬元)
《片上網路高性能互連技術的研究》是依託西安電子科技大學,由顧華璽擔任項目負責人的青年科學基金項目。
《片上網路高性能互連技術的研究》是依託西安電子科技大學,由顧華璽擔任項目負責人的青年科學基金項目。中文摘要片上網路從體系結構上解決了現有匯流排結構晶片設計所面臨的能耗,可擴展性等諸多問題,是下一代高性能晶片設計的發展方向。...
《高性能片上互連網路及其可測性設計研究》是依託清華大學,由曾烈光擔任項目負責人的重大研究計畫。項目摘要 隨著單晶片所集成的IP模組數目越來越多,模組間的通信將成為積體電路發展的瓶頸。為此,片上網路藉助網路的概念來解決這一片上通信的問題。本實驗室結合自身在通信理論和積體電路設計方面的優勢,關注高性能片...
《基於差分CDMA的高性能片上互連網路關鍵技術研究》是依託中國人民解放軍國防科技大學,由李晉文擔任項目負責人的面上項目。中文摘要 本項目提出一種基於差分CDMA的高性能片上網路互連方法,重點研究相關的網路拓撲與結構設計、面向數據吞吐率的動態可重配置技術、面向具體套用的低功耗技術和面向超低延遲的自適應網路路由與...
《高可靠低功耗片上互連網路體系結構關鍵技術研究》是依託中國人民解放軍國防科技大學,由賴明澈擔任項目負責人的青年科學基金項目。中文摘要 隨著處理器的多核化發展趨勢,片上互連網路較好克服了傳統匯流排結構的諸多不足,能夠在晶片多核心之間提供一種簡單高效的溝通機制,但工藝的不斷發展與核心數量的繼續增加給片上...
《NoC高性能互連結構設計方法研究》是依託西安電子科技大學,由劉毅擔任項目負責人的面上項目。中文摘要 片上網路(NoC)關鍵互連結構的高性能設計方法是NoC技術發展的重要研究課題。項目擬從長互連的傳輸和功耗解析模型的研究出發,研究工作頻率≥10GHz情況下的長互連(長度≥2mm)線傳輸和功耗解析模型,獲取65nm~22nm ...
《片上網路演算模型及性能分析研究》是依託中國人民解放軍國防科技大學,由錢悅擔任項目負責人的青年科學基金項目。中文摘要 隨著積體電路技術的發展,片上網路(Networks-on-Chip,NoC)替代傳統的匯流排或點到點互連成為多核晶片內新的通信架構。性能分析是片上網路一個重要的研究方向,對於構建性能可預測的系統、提供端...
高性能微處理器技術是國家安全和國防安全的重要基礎技術。本項目針對未來10-15年高性能微處理器的下一代主流體系結構開展研究,研究基於SoP的高性能微處理器的片上三維光互連體系結構、基於網路演算的三維互連結構性能分析與最佳化和三維片上存儲劃分機制等。要解決的關鍵科學問題是高性能微處理器互連結構中功耗、頻寬、...
《片上互連網路——多核/眾核處理器關鍵技術》是電子工業出版社於2021年出版的書籍,作者是任鵬舉、夏天。內容簡介 本書旨在介紹片上路由器網路設計中最重要的概念和技術細節,希望為讀者闡明基本概念,並明確片上網路研究的趨勢和最新進展。本書共9章,首先介紹了多核架構環境下的片上網路,解釋了片上網路如何適應...
為緩解這些挑戰,需要在分析一致性協定結構和通信特徵的基礎上最佳化設計片上網路。本課題主要研究高效支持百核處理器cache一致性協定的片上網路關鍵技術,包括低延遲的動態可重構拓撲結構、維持區域隔離的高性能路由算法、高效傳輸短報文的流控機制、多播和歸約通信的硬體支持等。本課題的研究可以為百核處理器片內互聯架構...
目前,片上光網路 ONoC 的主要 研究集中在功耗、性能、延遲以及可靠性等領域。 由於目前無法進行光存儲和光信息的處理,片上光 網路 ONoC 採用了光電混合的方式實現片內通 信。片上光網路 ONoC 的研究主要在基於匯流排技 術和網路結構技術方面。結構 片上光網路 ONoC 的 Bus 結構是採用光匯流排進行全局的互連和...
由於電互連存在高能耗、高時延、串擾嚴重等固有缺陷,因此基於電互連的片上網路很難滿足核間的高速通信需求。光互連具有低時延、高頻寬以及低能耗的傳輸特性,可以有效解決當前片上網路面臨的諸多瓶頸,隨著矽光子技術的發展,光互連成為片上通信的高效方式,吸引越來越多研究人員的關注。本項目重點研究了拓撲結構、光路由器...
本項目可望為晶片上光互連網路技術的研究提供理論和技術支持,加快相關套用技術研發的進程。結題摘要 晶片上光互連網路(ONoC, Optical network on chip)是一種全新的、可望有效解決電互連所面臨問題的、用光連線代替電連線的晶片上多處理器間互連方式,在高速通信網路、高性能超級計算機、超大規模積體電路等領域有巨大...
高性能計算正從千萬億次運算邁入百億億次運算的時代,單一晶片上將集成成百上千的IP核,而對於這種大規模核間互連的需求,當前電片上網路存在頻寬、時延、功耗等瓶頸,因此在未來高性能晶片設計中,人們更趨向於用光片上網路來解決這些技術瓶頸。當前光片上網路的研究主要集中在中小規模的網路的二維結構設計上,以...
6.研製面向片上互連及存儲關鍵技術驗證的軟硬體協同全系統仿真平台,支持64+核處理器周期精確的仿真。 7.已發表論文101篇,其中SCI收錄17篇,EI收錄63篇,國家發明專利14項。培養碩士53名,博士37名。舉辦國際會議3次。 CCNoC通過Cache一致性協定與片上網路的協同設計,提高了系統的性能,減少了多核晶片面積、...
研究成果“基於網路演算的互連分析方法”可用於對非線性互連繫統進行系統建模,選取最優互連結構參數,已經用於一款眾核處理器的評估。“基於網路演算的片上光電互連網路建模分析”已經出版在學術專著《網路演算》中。課題負責人在2016年中國高性能融合互連網路技術論壇上就“飛騰系列微處理器互連結構”做了專題報告,與學術...
對於具有高頻寬通信需求的套用,通過引入射頻互連技術,能夠使片上網路的功耗降低20%~26%。 本項目探索了射頻互連在專用片上網路中的套用,配合射頻互連技術的發展,項目成果有望為深度學習等高頻寬、高性能需求的套用,提供專用片上系統互連設計方案,部分成果也可套用於基於無線路由器的片上網路拓撲設計。
《動態可重構專用片上網路架構綜合關鍵技術研究》是依託中國科學技術大學,由陳松擔任項目負責人的面上項目。中文摘要 本項目針對基於專用片上網路的異構多核片上系統,在數據處理和數據通信中同時考慮動態可重構設計,並提出設計最佳化方法,以進一步提升系統能效及資源利用效率。在納米工藝下,物理設計極大地影響著異構片上...
主要研究內容包括:(1)有限能量預算的CPU晶片總體架構,如何對計算、存儲和互連網路資源進行最優分配。(2)ecsMNA總體結構及關鍵技術,包括可配置低功耗和可擴展的片上網路、面向數據局部化最佳化的全局Cache一致性協定、基於多通道並行訪存鏈路的存儲控制晶片體系結構等。(3)性能和功耗模擬器設計,對處理器的功耗、...
《甚低功耗片上網路(NOC)系統模型及異步互連技術》是依託西安電子科技大學,由楊銀堂擔任項目負責人的面上項目。中文摘要 主要研究基於甚低功耗片上網路(Network On Chip)體系結構模型及異步互連技術。基於全局異步局部同步(GALS)技術,研究NOC的多處理器陣列全局異步匯流排接口信號組成、數據包格式及實現片內多處理器...
《片上光互連技術》是2020年1月科學出版 社出版的圖書,作者是顧華璽、楊銀堂、李慧。圖書簡介 本書系統描述了片上光互連的背景、基本理論、研究現狀、設計套用以及發展前景;側重片上光互連的設計,為該領域發展提供一定的技術參考。全書共8章:第1章介紹片上光互連的背景、技術概念、基本理論;第2章闡述片上光...
3D集成技術有望解決多核處理器“存儲牆”問題。 本項目圍繞3D多核處理器存儲系統設計問題,從該領域的若干關鍵問題入手,研究了3D多核處理器存儲架構及控制策略。本項目研究主要包括: 研究了堆疊最後級快取和主存對3D CMP性能的影響。針對格線結構的3D多核片上網路,提出了一種緊密集成的非均勻快取架構。採用該結構...
《專用三維片上網路體系結構綜合技術研究》是依託南京航空航天大學,由葛芬擔任項目負責人的青年科學基金項目。項目摘要 針對片上網路(Network on Chip,NoC)的發展趨勢以及NoC設計特定性的特點,開展專用三維NoC體系結構綜合技術研究,重點探討三維NoC結構布圖規划算法以及專用拓撲結構生成方法。首先,基於三維NoC結構特徵...