甚低功耗片上網路(NOC)系統模型及異步互連技術

甚低功耗片上網路(NOC)系統模型及異步互連技術

《甚低功耗片上網路(NOC)系統模型及異步互連技術》是依託西安電子科技大學,由楊銀堂擔任項目負責人的面上項目。

基本介紹

  • 中文名:甚低功耗片上網路(NOC)系統模型及異步互連技術
  • 項目類別:面上項目
  • 項目負責人:楊銀堂
  • 依託單位:西安電子科技大學
  • 支持經費:28(萬元)
  • 研究期限:2007-01-01 至 2009-12-31
  • 負責人職稱:教授
  • 申請代碼:F0406
  • 批准號:60676009
中文摘要
主要研究基於甚低功耗片上網路(Network On Chip)體系結構模型及異步互連技術。基於全局異步局部同步(GALS)技術,研究NOC的多處理器陣列全局異步匯流排接口信號組成、數據包格式及實現片內多處理器的互連開關網路,探討NOC多處理器及處理器陣列的數據傳送最佳方式和GALS匯流排電路自動化設計的可行性。仿真2D格線、環面、旁路環面和聚合環面網路結構,以分析在不同設計資源約束下的平均網路結構潛能,在相同物理約束下建立多層次不同NOC拓撲結構性能及功耗模型。採用形式化方法驗證異步匯流排協定的正確性,折衷考慮匯流排單元的面積、速度和功耗,研究NOC異步互連網路的實現電路、驗證方法和測試方法,實現NOC甚低功耗全局互連。本項目作為國內外NOC設計研究領域的前沿課題,將有力推進NOC的實際套用設計開發,對於促進探索NOC設計方法學和低功耗體系結構具有著非常重要的意義。

相關詞條

熱門詞條

聯絡我們