數字電路邏輯設計(第3版)

數字電路邏輯設計(第3版)

《數字電路邏輯設計(第3版)》是2017年清華大學出版社出版的圖書,作者是朱正偉、吳志敏、陸貴榮、梁向紅、儲開斌、何寶祥。

基本介紹

  • 書名:《數字電路邏輯設計(第3版)》
  • 作者:朱正偉、吳志敏、陸貴榮、梁向紅、儲開斌、何寶祥
  • ISBN:9787302461227
  • 定價:49元
  • 出版社:清華大學出版社
  • 出版時間:2017.06.01
基本信息,內容簡介,目錄結構,

基本信息

作者:朱正偉、吳志敏、陸貴榮、梁向紅、儲開斌、何寶祥
定價:49元
印次:3-1
ISBN:9787302461227
出版日期:2017.06.01
印刷日期:2017.08.04

內容簡介

本書是“十二五”江蘇省高等學校重點教材,編號: 20141121。 本書結合套用型人才培養目標和教學特點,將傳統數字電子技術與現代自動化數字電子技術的基礎知識和工程理論有機融合,突破傳統教學模式的局限,將目標定位於使學生在數字電子技術的基礎理論、實踐能力和創新精神三方面有明顯的進步。引導學生基於全新的數位技術平台強化自己的學習效果,得以高起點地適應相關後續課程的要求。

目錄結構

1.1數字電路概述1
1.1.1模擬信號和數位訊號1
1.1.2數字電路及其分類3
1.1.3數字電路的特點4
1.1.4數字電路的分析、設計與測試5
1.2數制6
1.2.1常用計數制6
1.2.2數制轉換8
1.3碼制10
1.3.1二十進制編碼10
1.3.2可靠性代碼11
1.3.3字元編碼12
1.4二進制數的表示方法及算術運算13
1.4.1二進制數的表示方法13
1.4.2二進制數的算術運算15
1.5邏輯代數的運算16
1.5.1邏輯變數與邏輯函式16
1.5.2三種基本邏輯運算17
1.5.3複合邏輯運算19
1.6邏輯代數的基本定律和基本運算規則20
1.6.1邏輯代數的基本定律20
1.6.2邏輯代數的基本運算規則21
1.7邏輯函式的表示方法及標準形式22
1.7.1邏輯函式的表示方法22
1.7.2邏輯函式的兩種標準形式24◆數字電路邏輯設計(第3版)目錄1.8邏輯函式的化簡27
1.8.1公式化簡法27
1.8.2卡諾圖化簡法29
1.8.3具有無關項的邏輯函式及其化簡34
習題136
第2章邏輯門電路39
2.1TTL集成門電路39
2.1.1TTL與非門結構與工作原理39
2.1.2TTL門的技術參數40
2.1.3TTL數字積體電路系列簡介43
2.1.4其他類型的TTL門45
2.2其他類型的雙極型積體電路48
2.2.1ECL電路49
2.2.2I2L電路49
2.3MOS集成門電路50
2.3.1MOS管的結構與工作原理50
2.3.2MOS反相器51
2.3.3其他類型的MOS門電路52
2.3.4CMOS邏輯門的技術參數54
2.3.5CMOS數字積體電路系列簡介55
2.4集成門電路的使用56
2.4.1TTL門電路的使用56
2.4.2CMOS門電路的使用57
2.4.3門電路的接口技術58
習題259
第3章組合邏輯電路62
3.1傳統的組合邏輯電路的分析與設計62
3.1.1傳統的組合電路分析62
3.1.2傳統的組合電路設計66
3.2編碼器與解碼器70
3.2.1編碼器70
3.2.2解碼器72
3.3數據選擇器和數據分配器78
3.3.1數據選擇器的功能及工作原理78
3.3.2常用集成數據選擇器及其套用79
3.3.3數據分配器81
3.4數值比較器84
3.4.1數值比較器的工作原理84
3.4.2集成數值比較器86
3.5算術運算電路87
3.5.1加法運算電路87
3.5.2減法運算電路89
3.6可程式邏輯器件90
3.6.1可程式邏輯器件概述90
3.6.2可程式器件的結構及工作原理92
3.6.3可程式邏輯器件的產品及開發94
3.6.4複雜可程式邏輯器件CPLD97
3.6.5現場可程式門陣列FPGA101
3.7組合邏輯電路競爭與冒險106
3.7.1競爭冒險及產生原因106
3.7.2競爭冒險的判斷方法107
3.7.3消除競爭冒險的方法108
習題3109
第4章組合邏輯電路的自動化設計114
4.1數字電路自動化設計與分析流程114
4.1.1傳統數字電路設計中存在的問題114
4.1.2QuartusⅡ簡介115
4.1.3自動化設計流程116
4.2原理圖輸入法組合邏輯電路設計119
4.2.1編輯輸入圖形檔案119
4.2.2功能簡要分析123
4.2.3編譯工程124
4.2.4時序仿真測試電路功能127
4.2.5引腳鎖定和編程下載130
4.3VerilogHDL語言輸入法組合邏輯電路設計135
4.3.1VerilogHDL語法簡介135
4.3.2用Verilog進行組合電路的設計137
4.3.3三人表決電路的語句表達方式140
4.3.4Verilog的其他表達方式141
4.3.54位串列加法器綜合設計143
習題4146
第5章觸發器148
5.1基本RS觸發器148
5.1.1電路結構148
5.1.2工作原理148
5.1.3邏輯功能及其描述149
5.2同步RS觸發器151
5.2.1電路結構151
5.2.2工作原理151
5.2.3邏輯功能及其描述151

相關詞條

熱門詞條

聯絡我們