數字電路與邏輯設計(第3版)

《數字電路與邏輯設計(第3版)》是2014年清華大學出版社出版的圖書。

基本介紹

  • 書名:數字電路與邏輯設計(第3版)
  • ISBN:9787302373681
  • 定價:39.5元
  • 出版時間:2014-11-21
圖書信息,圖書簡介,圖書目錄,

圖書信息

ISBN:9787302373681
定價:39.5元
印次:3-1
裝幀:平裝
印刷日期:2014年11月21日

圖書簡介

《數字電路與邏輯設計》一書本著簡潔、通俗、先進和實用的原則精心編寫,重點著眼於方法和能力的培養。本書主要內容有數字邏輯電路基礎知識、邏輯門、邏輯代數與邏輯函式、組合邏輯電路、觸發器、時序邏輯電路、半導體存儲器和可程式邏輯器件、脈衝波形的產生與變換、數模和模數轉換器。
本書每章有小結、習題(或思考題),最後有自測試卷,並附有部分習題答案和自測試卷答案,便於教學和自學。

圖書目錄

第1章數字邏輯電路基礎知識
1.1數字電路的特點
1.2數制
1.2.1十進制
1.2.2二進制
1.2.3十六進制
1.2.4不同進制數的表示符號
1.3不同進制數之間的轉換
1.3.1二、十六進制數轉換成十進制數
1.3.2二進制與十六進制數之間的轉換
1.3.3十進制數轉換成二、十六進制數
1.4二進制代碼
1.4.1自然二進制代碼
1.4.2二十進制代碼
1.4.3ASCII碼
1.5基本邏輯運算
1.5.1與邏輯運算
1.5.2或邏輯運算
1.5.3非邏輯運算
1.6小結
習題
第2章邏輯門電路
2.1開關元件的開關特性
2.1.1二極體的開關特性
2.1.2電晶體的開關特性
2.2基本邏輯門電路
2.2.1與門電路
2.2.2或門電路
2.2.3非門電路
2.2.4複合邏輯門
2.2.5正邏輯和負邏輯
2.3TTL數字集成邏輯門電路
2.3.1基本TTL與非門工作原理
2.3.2TTL與非門的主要外部特性參數
2.3.3TTL集電極開路門
2.3.4三態門
2.3.5TTL常用積體電路晶片
2.4ECL邏輯門電路
2.4.1電路的基本結構
2.4.2ECL門的工作特點
2.5MOS邏輯門電路
2.5.1MOS場效應管及其開關特性
2.5.2CMOS邏輯電路
2.5.3CMOS積體電路的主要特點
2.6數字積體電路使用中應注意的問題
2.6.1電源
2.6.2輸出端的連線
2.6.3不用輸入端的處理
2.6.4CMOS電路的儲電防護
2.6.5CMOS電路與TTL電路的電平匹配
2.6.6負載能力的匹配
2.7小結
習題
第3章邏輯代數與邏輯函式
3.1邏輯代數的基本運算
3.1.1基本運算公式
3.1.2基本運算定律
3.1.3基本運算規則
3.2邏輯函式的變換和化簡
3.2.1邏輯函式變換和化簡的意義
3.2.2邏輯函式的代數法變換
3.2.3邏輯函式的代數法化簡
3.3邏輯函式的卡諾圖法化簡與變換
3.3.1最小項
3.3.2邏輯函式的最小項表達式
3.3.3卡諾圖
3.3.4邏輯函式的卡諾圖表示
3.3.5邏輯函式的卡諾圖化簡
3.3.6邏輯函式的卡諾圖變換
3.4邏輯函式門電路的實現
3.5各種邏輯函式表示方法的特點及轉換
3.6小結
習題
第4章組合邏輯電路
4.1組合邏輯電路的分析與設計
4.1.1組合邏輯電路的分析
4.1.2組合邏輯電路的設計
4.2組合邏輯電路的競爭冒險
4.2.1競爭現象
4.2.2冒險現象
4.2.3競爭冒險的檢查方法
4.2.4競爭冒險的消除方法
4.3編碼器
4.3.1編碼器的工作原理
4.3.2中規模集成通用編碼器
4.4解碼器
4.4.1唯一地址解碼器
4.4.2數字顯示器
4.5數據分配器與數據選擇器
4.5.1數據分配器
4.5.2數據選擇器
4.6加法器與算術邏輯單元
4.6.1半加器
4.6.2全加器
4.6.3多位加法器
4.7數值比較器
4.7.1比較器的構成原理
4.7.2集成數值比較器
4.8小結
習題
第5章觸發器
5.1RS觸發器
5.1.1基本RS觸發器
5.1.2同步RS觸發器
5.1.3主從RS觸發器
5.1.4集成RS觸發器
5.2JK觸發器
5.2.1主從JK觸發器
5.2.2邊沿JK觸發器
5.2.3集成JK觸發器
5.3邊沿D觸發器與T觸發器
5.3.1邊沿D觸發器
5.3.2邊沿T觸發器
5.4觸發器的建立時間和保持時間
5.5觸發器的功能轉換
5.6小結
習題
第6章時序邏輯電路
6.1時序邏輯電路的基本概念
6.1.1時序邏輯電路的基本結構及特點
6.1.2時序邏輯電路的分類
6.1.3時序邏輯電路功能的描述方法
6.2時序邏輯電路的分析
6.2.1分析時序邏輯電路的一般步驟
6.2.2同步時序邏輯電路的分析舉例
6.2.3異步時序邏輯電路的分析舉例
6.3同步時序電路的設計方法
6.3.1同步時序邏輯電路設計的一般步驟
6.3.2同步時序邏輯電路設計舉例
6.4計數器
6.4.1小規模積體電路計數器
6.4.2中規模集成計數器
6.5暫存器
6.5.1數據暫存器
6.5.2移位暫存器
6.5.3移位暫存器型計數器
6.5.4多功能暫存器
6.6算法狀態機
6.6.1ASM圖
6.6.2設計舉例
6.7小結
習題
第7章半導體存儲器和可程式邏輯器件
7.1半導體存儲器概述
7.1.1半導體存儲器的分類
7.1.2半導體存儲器的基本結構
7.1.3半導體存儲器的技術指標
7.2隨機存取存儲器
7.2.1RAM存儲單元
7.2.2集成RAM簡介
7.2.3RAM存儲容量的擴展
7.3隻讀存儲器
7.3.1存儲數據的基本原理
7.3.2讀數原理
7.4可程式邏輯器件
7.4.1PLD電路表示法
7.4.2可程式陣列邏輯器件
7.4.3可程式通用陣列邏輯器件
7.4.4可程式邏輯陣列
7.5小結
習題
第8章脈衝波形的產生與變換
8.1概述
8.1.1脈衝波形的產生與變換電路的組成
8.1.2555定時器
8.2多諧振盪器
8.2.1由非門組成的多諧振盪器
8.2.2石英晶體時鐘脈衝發生器
8.2.3由555定時器組成的多諧振盪器
8.3單穩態觸發器
8.3.1由與非門組成的單穩態觸發器
8.3.2由555定時器組成的單穩態觸發器
8.4施密特觸發器
8.5小結
習題
第9章數模和模數轉換器
9.1D/A轉換器
9.1.1權電阻型D/A轉換器
9.1.2倒T形電阻網路D/A轉換器
9.1.3D/A轉換器的主要技術參數
9.1.4集成D/A轉換器
9.2A/D轉換器
9.2.1採樣保持電路
9.2.2並行A/D轉換器
9.2.3逐次逼近式A/D轉換器
9.2.4雙積分式A/D轉換器
9.3小結
習題
附錄A國家標準GB 4728.12—85
附錄B常用邏輯符號對照表
附錄CTTL和CMOS邏輯門電路的技術參數
附錄D國家標準GB 3430—82《國產半導體積體電路型號命名法》
部分習題答案
自測試卷
自測試卷答案
參考文獻

相關詞條

熱門詞條

聯絡我們