數字電路與系統設計(2020年清華大學出版社出版的圖書)

數字電路與系統設計(2020年清華大學出版社出版的圖書)

本詞條是多義詞,共6個義項
更多義項 ▼ 收起列表 ▲

基本介紹

  • 中文名
  • 作者
  • 出版社
  • ISBN: 
內容簡介,圖書目錄,作者簡介,

內容簡介

圖書目錄

2.9.2QM化簡法推演過程
2.9.3覆蓋過程
2.9.4非完全描述邏輯函式的QM化簡法
本章小結
本章習題
第3章邏輯門電路
3.1門電路的主要參數
3.1.1靜態參數
3.1.2動態參數
3.2二極體門電路
3.2.1二極體的開關作用
3.2.2二極體與門
3.2.3二極體或門
3.3TTL門電路
3.3.1三極體的開關特性
3.3.2TTL反相器的電路結構和工作原理
3.3.3TTL反相器的靜態特性
3.3.4TTL反相器的動態特性
3.3.5其他邏輯的TTL門電路
3.3.6其他類型的TTL門電路
3.3.7TTL集成門電路系列
3.4CMOS門電路
3.4.1MOS管的開關特性
3.4.2CMOS反相器的電路結構和工作原理
3.4.3CMOS反相器的靜態特性
3.4.4CMOS反相器的動態特性
3.4.5其他邏輯的CMOS門電路
3.4.6其他類型的CMOS門電路
3.4.7CMOS集成門電路系列
3.5TTL與CMOS電路的級聯
3.5.1TTL電路驅動CMOS電路
3.5.2CMOS電路驅動TTL電路
本章小結
本章習題
第4章組合邏輯電路
4.1概述
4.1.1組合邏輯電路的結構特點
4.1.2組合邏輯電路的功能特點
4.2常用數字集成組合邏輯電路
4.2.1編碼器
4.2.2解碼器
4.2.3加法器
4.2.4數值比較器
4.2.5多路選擇器和多路分配器
4.3組合電路邏輯分析
4.3.1組合電路邏輯分析步驟
4.3.2組合電路邏輯分析實例
4.4組合電路邏輯設計
4.4.1用小規模積體電路(SSI)實現邏輯函式
4.4.2用中規模積體電路(MSI)實現邏輯函式
4.4.3一般設計步驟和設計舉例
4.5組合邏輯電路中的競爭與冒險現象
4.5.1競爭與冒險現象的起因和分類
4.5.2競爭與冒險現象的識別
4.5.3消除冒險現象的方法
4.5.4動態冒險現象
本章小結
本章習題
第5章鎖存器與觸發器
5.1基本RS鎖存器
5.1.1電路結構
5.1.2功能分析
5.1.3功能描述
5.1.4集成基本RS鎖存器
*5.1.5防抖動開關
5.1.6基本RS鎖存器存在的問題
5.2門控RS鎖存器
5.2.1電路結構
5.2.2功能分析
5.2.3功能描述
5.2.4門控RS鎖存器的特點
5.3D鎖存器
5.3.1電路結構
5.3.2功能分析
5.3.3D鎖存器功能描述
5.3.4集成D鎖存器
5.4主從式RS觸發器
5.4.1電路結構
5.4.2功能分析
5.4.3功能描述
5.5TTL主從式JK觸發器
5.5.1電路結構
5.5.2功能分析
5.5.3功能描述
5.6TTL維持阻塞式D觸發器
5.6.1電路結構
5.6.2功能分析
5.6.3功能描述
5.6.4集成維持阻塞式D觸發器
5.7CMOS鎖存器與觸發器
5.7.1CMOS鎖存器
5.7.2CMOS觸發器
5.8T觸發器和T′觸發器
5.8.1T觸發器
5.8.2T′觸發器
5.9觸發器的功能轉換
5.9.1狀態方程法
5.9.2驅動表法
5.10觸發器的動態參數
本章小結
本章習題
第6章常用時序電路組件
6.1暫存器
6.1.1鎖存器組成的暫存器
6.1.2觸發器組成的暫存器
6.2異步計數器
6.2.1異步二進制加法計數器
6.2.2脈衝反饋復位(置位)式任意模M異步加法計數器
6.2.3異步二進制減法計數器
6.2.4可逆異步二進制計數器
6.2.5n位異步二進制計數器小結
6.3同步二進制計數器
6.4集成計數器
6.4.1異步2510計數器74LS290
6.4.2同步二進制計數器74LS161/74LS163
6.4.3其他集成計數器
6.5移位暫存器
6.5.1移位暫存器簡介
6.5.2移位暫存器的套用
6.5.3多功能移位暫存器74LS194
6.5.4其他集成移存器
本章小結
本章習題
第7章時序邏輯電路
7.1概述
7.1.1同步時序電路的特點與結構
7.1.2同步時序電路的別名——同步狀態機
7.1.3同步時序電路的描述方法
7.2同步時序邏輯電路——狀態機的分析
7.2.1同步時序電路的分析步驟
7.2.2同步時序電路分析實例
7.3同步時序邏輯電路——狀態機的設計
7.3.1原始狀態圖(表)的建立——邏輯抽象
7.3.2狀態化簡
7.3.3狀態分配
7.3.4觸發器類型的選擇
7.3.5邏輯方程組的獲取
7.4實用時序邏輯電路的分析與設計
7.4.1同步計數器和同步分頻器
7.4.2移存型計數器
7.4.3同步序列信號發生器
7.4.4阻塞反饋式異步計數/分頻器
本章小結
本章習題
第8章脈衝信號的產生和整形
8.1概述
8.2連續矩形脈衝產生電路
8.2.1環形振盪器
8.2.2對稱式多諧振盪器
8.2.3石英晶體多諧振盪器
8.3單穩態觸發器
8.3.1由門電路組成的單穩態觸發器
8.3.2集成單穩態觸發器
8.3.3單穩態觸發器的套用
8.4施密特觸發器
8.4.1由門電路組成的施密特觸發器
8.4.2集成施密特觸發器
8.4.3施密特觸發器的套用
8.5555定時器
8.5.1555定時器的電路結構與功能
8.5.2555定時器的套用
本章小結
本章習題
第9章數模轉換與模數轉換
9.1數模轉換器
9.1.1權電阻型DAC
9.1.2R2R T形電阻網路DAC
9.1.3倒T形電阻網路DAC
9.1.4DAC中的電子開關
9.1.5單片集成DAC AD7520及其用法
9.1.6DAC的主要參數
9.1.7DAC的套用
9.2模數轉換器
9.2.1採樣保持
9.2.2量化與編碼
9.2.3並行比較式ADC
9.2.4計數式ADC
9.2.5逐次比較式ADC
9.2.6雙積分式ADC
9.2.7集成ADC舉例
9.2.8ADC的參數
本章小結
本章習題
第10章存儲器及可程式器件概述
10.1隻讀存儲器ROM
10.1.1ROM的結構與原理
10.1.2用ROM實現邏輯函式
10.1.3現代ROM的行列解碼結構
10.1.4PROM、EPROM、EEPROM
10.1.5現代ROM的內部結構及ROM的擴展
10.2隨機存取存儲器RAM
10.2.1概述
10.2.2靜態隨機存取存儲器SRAM
10.2.3動態隨機存取存儲器DRAM
10.2.4用RAM實現邏輯函式
10.3可程式邏輯器件PLD
10.3.1可程式邏輯陣列PLA
10.3.2可程式邏輯器件PAL、GAL
10.3.3複雜可程式邏輯器件CPLD
10.3.4現場可程式門陣列FPGA簡介
本章小結
本章習題
第11章ASM圖與系統設計
11.1暫存器傳輸級
11.2算法狀態機
11.2.1ASM圖
11.2.2ASM圖舉例
11.3交通燈控制器的設計
11.3.1系統分析
11.3.2系統構成
11.3.3交通燈控制系統的ASM圖
11.3.4控制器的設計
11.3.5定時器及組合模組的設計
11.3.6交通燈控制器系統的實現
11.4數字乘法器的設計
11.4.1系統分析
11.4.2總體方案
11.4.3ASM圖
11.4.4控制器的設計
11.4.5暫存器及組合模組的設計
11.4.6數字乘法器的實現
本章小結
本章習題
參考文獻
附錄基本邏輯單元符號對照表

作者簡介

丁志傑,北京理工大學副教授,從事《數字電路》教學多年,有豐富的教學經驗和教材編寫經驗。

相關詞條

熱門詞條

聯絡我們