《MPC5554/5553微處理器揭秘》是2010年11月北京航空航天大學出版社出版的圖書,作者是[美] 索加、[美] 班諾拉。
基本介紹
- 書名:MPC5554/5553微處理器揭秘
- 作者:[美] 索加
[美] 班諾拉 - 類別:圖書>汽車電子和工業控制領域>RAppID代碼初始化工具>eTPU仿真程式>eTPU特定功能的編寫調試流程>《MPC5554/5553微處理器揭秘》
- 出版社:北京航空航天大學出版社
- 出版時間:2010年11月
- 頁數:309 頁
- 定價:49 元
- 開本:16 開
- 裝幀:平裝
- ISBN:9787512402485
內容簡介,圖書目錄,
內容簡介
《MPC5554/5553微處理器揭秘》介紹MPC5554和MPC5553兩個微處理器,詳細講解了其片內集成外設模組及其在汽車電子和工業控制領域的部分套用。為了幫助讀者更快更容易地編寫代碼,隨書光碟內含Freescale公司提供的RAppID代碼初始化工具;一個演示版的eTPU仿真程式,用來展示eTPU特定功能的編寫調試流程。
《MPC5554/5553微處理器揭秘》介紹的內容對具有不同經驗水平的硬體設計者和軟體工程師都是適用的,對那些剛剛開始自己職業之路的青年學生也是有幫助的。
圖書目錄
第1章 MPC5500系列簡介
第2章 Power架構的e20026處理器
2.1 Power架構的e20026處理器介紹
2.2 編程模型
2.3 用戶模式下的暫存器
2.4 用戶模式下的特殊暫存器
2.5 管理員模式下的暫存器
2.6 指令集
2.7 存儲器同步指令
2.8 控制指令
2.9 比較指令
2.1 0跳轉指令
2.1 1Isel指令
第3章 SIMD、分數和DSP
3.1 信號處理引擎SPE的指令
3.2 SIMD
3.3 分數運算
3.4 數位訊號處理器DSP
第4章 浮點數
4.1 介紹
4.2 MPC5554/5553的浮點數單元
4.3 MPC5554/5553的浮點數異常
4.4 浮點處理示例代碼
第5章 記憶體管理單元(MMU)
5.1 記憶體管理單元簡介
5.2 MPC5554/5553MMU的實現
5.3 MMU屬性
5.4 配置MMU
5.5 MMU異常處理
5.6 MAS暫存器
5.7 外部調試對MMU的影響
第6章 系統快取
6.1 快取介紹
6.2 快取結構
6.3 使用快取作為系統RAM
第7章 異常與中斷
7.1 異常與中斷的介紹
7.2 中斷處理
7.3 固定時間間隔中斷(FIT)
7.4 看門狗
第8章 中斷控制器
8.1 簡介
8.2 中斷控制器工作模式
第9章 系統配置
9.1 MPC5554/5553硬體和軟體初始化簡介
9.2 引導程式運行模式
9.3 PLL運行模式
9.4 審查模式及其對BAM的影響
9.5 套用代碼初始化
第10章 外部匯流排接口
10.1 簡介
10.2 匯流排接口信號說明
10.3 用EBI接異步存儲器
10.4 對多主機的支持
第11章 增強型存儲器直接訪問控制器
11.1 增強型存儲器直接訪問(eDMA)控制器簡介
11.2 eDMA架構
11.3 通道架構
11.4 組和通道優先權
11.5 通道搶占(preemption)
11.6 出錯信號
11.7 eDMA通道分配
11.8 eDMA配置順序
11.9 套用實例
第12章 、串列/解串外圍設備接口(DSPI)
12.1 串列設備接口
12.2 DSPI的架構與配置
12.3 串列外設接口(SPI)配置
12.4 串列解串接口(DSI)配置
12.5 組合串列接口(CSI)配置
12.6 使用DSPI傳輸與接收數據的編程方法
12.7 利用DSPI支持DMA傳輸的特性創建佇列
12.8 DSPI與eDMA的連線
12.9 DSPI初始化例子
第13章 增強型串列通信接口(eSCI)
13.1 增強型串列通信接口介紹
13.2 eSCI構架
13.3 傳送操作
13.4 接收操作
13.5 單線操作
13.6 多點傳輸模式
13.7 中斷
13.8 eSCI接收與傳送配置
13.9 LIN介紹
第14章 區域網路控制匯流排(FlexCAN)
14.1 區域網路控制匯流排介紹
14.2 CAN信息協定
14.3 FlexCAN構架
14.4 信息快取結構
14.5 FlexCAN時鐘源
14.6 信息過濾
14.7 CAN模式
14.8 FlexCAN傳送程式
14.9 FlexCAN接收程式
第15章 增強型佇列式模數轉換器(eQADC)
15.1 模數轉換器介紹
15.2 eQADC架構
15.3 利用eQADC支持DMA的特性創建轉換佇列
15.4 eQADC與eDMA的連線與優先權
15.5 eQADC預備、觸發、暫停與停止
15.6 命令模式以及eQADC佇列的結構
15.7 ADC內部暫存器的讀寫
15.8 eQADC的電氣特性
15.9 使用外部多路復用器擴展ADC通道數量
15.1 0集成ADC校正——ADC轉換結果的標準化
第16章 增強型I/O模組和定時器系統
16.1 定時器系統介紹__
16.2 eMIOS架構
16.3 標準規格的通道架構
16.4 標準規格通道模式
16.5 eMIOS全局配置
16.6 標準規格通道配置
第17章 增強型定時處理單元(eTPU)
17.1 eTPU簡介
17.2 eTPU架構
17.3 標準功能集
17.4 用戶自定義功能
17.5 通道結構
17.6 主機接口
17.7 時基TCRI和TCR2計數時鐘
17.8 I/O通道的控制和狀態
17.9 角度模式
17.1 0共享定時/轉角計數匯流排STAC匯流排
17.1 1eTPU初始化流程
17.1 2.eTPU練習
第18章 片記憶體儲器和接口
18.1 簡介
18.2 內部存儲器
18.3 FLASH存儲器
18.4 靜態RAM存儲器
第19章 快速乙太網控制器(1PEC)
19.1 快速乙太網控制器簡介
19.2 快速乙太網控制器的結構
19.3 快速乙太網控制器功能
19.4 快速乙太網控制器初始化例程
第20章 調試、片上仿真連線埠和Nexus軟體
第21章 供電
21.1 供電需求
21.2 電源復位
21.3 電壓調節控制器
21.4 供電順序
21.5 供電分段描述
21.6 電源功耗
21.7 電源設計需要考慮的內容
附錄A 引腳分配圖
附錄B 引腳功能和定義
附錄C e20026處理器指令集
附錄D SPE指令
附錄E 參考資料清單
附錄F 示例軟體使用說明