CMOS電路設計、布局與仿真(第2版·第1卷)

CMOS電路設計、布局與仿真(第2版·第1卷)

《CMOS電路設計、布局與仿真(第2版·第1卷)》是2008年4月人民郵電出版社出版的圖書,作者是【美】R· Jacob Baker。

基本介紹

  • 中文名:CMOS電路設計、布局與仿真(第2版·第1卷)
  • 作者:【美】R· Jacob Baker
  • ISBN:9787115174468
  • 頁數:557頁
  • 定價:79元
  • 出版社:人民郵電出版社
  • 出版時間:2008年4月
  • 裝幀:平裝
  • 開本:16開
內容簡介,圖書目錄,

內容簡介

本書是CMOS積體電路設計領域的一部力作,是作者20多年教學和研究成果的總結,內容涵蓋電路設計流程、EDA軟體、工藝集成、器件、模型、數字和模擬積體電路設計等諸多方面,由基礎到前沿,由淺入深,結構合理,特色鮮明。
本書對學生、科研人員和工程師各有所側重。無論對於哪一種類型的讀者而言,本書都是一本極好的參考書。

圖書目錄

第 1章 CMOS設計簡介 1
1.1 CMOS積體電路設計流程 1
1.2 CMOS基礎 6
1.2.1 CMOS縮寫 6
1.2.2 CMOS倒相器 7
1.2.3 第 一款CMOS電路 7
1.2.4 模擬CMOS設計 8
1.3 SPICE簡介 8
1.3.1 生成網表 8
1.3.2 工作點 9
1.3.3 傳輸函式分析 10
1.3.4 壓控電壓源 11
1.3.6 子電路 12
1.3.7 直流分析 13
1.3.8 繪製IV曲線 14
1.3.9 雙環直流分析 14
1.3.10 瞬態分析 15
1.3.11 SIN源 16
1.3.12 RC電路實例 17
1.3.13 另一種RC電路實例 18
1.3.14 交流分析 19
1.3.15 十倍頻程和倍頻程 20
1.3.16 分貝 20
1.3.17 脈衝語句 20
1.3.18 有限脈衝上升時間 21
1.3.19 階躍回響 21
1.3.20 RC電路的延遲與上升時間 22
1.3.21 分段線性源 23
1.3.22 仿真開關 23
1.3.23 電容的初始化條件 24
1.3.24 電感的初始化條件 24
1.3.25 LC迴路的Q值 25
1.3.26 理想積分器的頻率回響 26
1.3.27 單位增益頻率 26
1.3.28 積分器的時域特性 27
1.3.29 收斂性 28
1.3.30 一些常見的錯誤和有用的技巧 28
延伸閱讀 29
習題 29
第 2章 阱 30
2.1 圖形製作 31
2.2 N阱的版圖設計 34
2.3 阻值的計算 36
2.4 N阱/襯底二極體 38
2.4.1 PN結物理學簡介 38
2.4.2 耗盡層電容 41
2.4.3 存儲或擴散電容 43
2.4.4 SPICE建模 45
2.5 N阱的RC延遲 47
2.6 雙阱工藝 50
延伸閱讀 53
習題 53
第3章 金屬層 56
3.1 連線焊盤 56
3.2 用金屬層進行設計和版圖繪製 59
3.2.1 metal1和via1 59
3.2.2 與金屬層相關的寄生器件 61
3.2.3 電流運載極限 64
3.2.4 金屬層的設計規則 65
3.2.5 接觸電阻 66
3.3 串擾和地電位上跳 67
3.3.1 串擾 67
3.3.2 地電位上跳 68
3.4 LASI版圖設計實例 70
3.4.1 連線焊盤的版圖設計Ⅱ 70
3.4.2 金屬測試結構的版圖設計 73
延伸閱讀 75
習題 78
第4章 有源層和多晶矽層 78
4.1 用active層和poly層繪製版圖 78
4.2 將導線與poly和active相連 85
4.3 靜電放電保護 94
延伸閱讀 97
習題 97
第5章 電阻、電容、MOS管 99
5.1 電阻 99
5.2 電容 106
5.3 MOS管 109
5.4 版圖實例 116
5.4.1 金屬電容 116
5.4.2 多晶矽電阻 119
延伸閱讀 121
習題 121
第6章 MOS管工作原理 122
6.1 MOS管電容回顧 122
6.2 閾值電壓 126
6.3 MOS管的IV特性 130
6.3.1 工作於線性區的MOS管 131
6.3.2 工作於飽和區的MOS管 133
6.4 MOS管的SPICE模型 135
6.4.1 SPICE仿真實例 138
6.4.2 亞閾值電流 139
6.5 短溝道MOS管 141
6.5.1 MOS管的縮比 142
6.5.2 短溝道效應 143
6.5.3 短溝道CMOS工藝的SPICE模型 144
延伸閱讀 149
習題 150
第7章 CMOS製備 152
7.1 CMOS單位工藝步驟 152
7.1.1 晶片製造 152
7.1.2 熱氧化 154
7.1.3 摻雜工藝 155
7.1.4 光刻 158
7.1.5 薄膜的去除 160
7.1.6 薄膜澱積 163
7.2 CMOS工藝集成 166
7.2.1 前道集成 169
7.2.2 後道集成 187
7.3 後端工藝 197
7.4 總結 198
延伸閱讀 199
第8章 電噪聲概述 200
8.1 信號 200
8.1.1 功率和能量 200
8.1.2 功率頻譜密度 202
8.2 電路噪聲 205
8.2.1 計算電路噪聲並為電路噪聲建模 206
8.2.2 熱噪聲 211
8.2.3 信噪比 215
8.2.4 散粒噪聲 227
8.2.5 閃爍噪聲 229
8.2.6 其他噪聲源 235
8.3 討論 237
8.3.1 相關性 237
8.3.2 噪聲與反饋 240
8.3.3 有關符號的一些最後說明 243
延伸閱讀 244
符號及縮寫列表 245
習題 247
第9章 模擬設計模型 249
9.1 長溝道MOS管 249
9.1.1 平方定律方程 251
9.1.2 小信號模型 257
9.1.3 溫度效應 271
9.2 短溝道MOS管 273
9.2.1 通用設計(起始點) 274
9.2.2 專用設計(討論) 277
9.3 MOS管噪聲模型 279
延伸閱讀 281
習題 282
第 10章 數字設計模型 287
10.1 數字MOS管模型 288
10.1.1 電容效應 290
10.1.2 工藝特徵時間常數 291
10.1.3 延遲時間和轉換時間 292
10.1.4 通用數字設計 295
10.2 MOS管單管傳輸門 295
10.2.1 單管傳輸門的延遲 297
10.2.2 串聯連線的PG的延遲 299
10.3 有關測量的最後注釋 300
延伸閱讀 301
習題 302
可行的學生項目 302
第 11章 反相器 304
11.1 直流特性 304
11.2 開關特性 309
11.3 反相器的版圖 313
11.4 驅動大電容負載的反相器尺寸 315
11.5 其他類型的反相器 319
延伸閱讀 321
習題 322
第 12章 靜態邏輯門 323
12.1 與非門和或非門的直流特性 323
12.1.1 與非門的直流特性 323
12.1.2 或非門的直流特性 326
12.2 或非門和與非門的版圖設計 327
12.3 開關特性 328
12.3.1 與非門 329
12.3.2 輸入數目 331
12.4 複雜的CMOS邏輯門 332
延伸閱讀 338
習題 338
第 13章 鐘控電路 340
13.1 CMOS傳輸門 340
13.2 傳輸門的套用 342
13.3 鎖存器和觸發器 346
13.4 實例 353
延伸閱讀 358
習題 358
第 14章 動態邏輯門 360
14.1 動態邏輯基礎 360
14.1.1 電荷泄漏 360
14.1.2 動態電路的仿真 363
14.1.3 不交迭時鐘的產生 364
14.1.4 動態電路中的CMOS TG 365
14.2 鐘控CMOS邏輯 365
延伸閱讀 370
習題 370
第 15章 VLSI版圖設計舉例 372
15.1 晶片版圖 373
15.2 版圖設計流程 381
延伸閱讀 390
第 16章 存儲器電路 391
16.1 陣列架構 392
16.1.1 感測基礎 392
16.1.2 摺疊陣列 397
16.1.3 晶片組織結構 402
16.2 外圍電路 403
16.2.1 讀出放大器設計 403
16.2.2 行/列解碼器 412
16.2.3 行驅動器 417
16.3 存儲單元 418
16.3.1 SRAM單元 419
16.3.2 唯讀存儲器 420
16.3.3 浮柵存儲器 421
延伸閱讀 431
習題 432
第 17章 Δ∑調製感測 437
17.1 定性討論 438
17.1.1 DSM實例 438
17.1.2 在快閃記憶體中用DSM進行感測 440
17.2 感測阻性存儲器 450
17.3 感測CMOS圖像 457
延伸閱讀 470
習題 471
第 18章 專用CMOS電路 473
18.1 施密特觸發器 473
18.1.1 施密特觸發器的設計 474
18.1.2 施密特觸發器的套用 476
18.2 多頻振盪器 478
18.2.1 單穩態多頻振盪器 479
18.2.2 非穩態多頻振盪器 480
18.3 輸入緩衝器 480
18.3.1 基本電路 481
18.3.2 差分電路 483
18.3.3 直流參考 487
18.3.4 降低緩衝器的輸入阻抗 489
18.4 電荷泵(電壓產生電路) 490
18.4.1 提高輸出電壓 493
18.4.2 產生更高的電壓:迪克森電荷泵 493
18.4.3 實例 495
延伸閱讀 497
習題 497
第 19章 數字鎖相環 499
19.1 檢相器 500
19.1.1 XOR檢相器 501
19.1.2 鑒頻檢相器 505
19.2 壓控振盪器 508
19.2.1 電流飢餓型VCO 509
19.2.2 源耦合VCO 513
19.3 環路濾波器 514
19.3.1 XOR DPLL 515
19.3.2 鑒頻檢相器DPLL 521
19.4 系統考慮 528
19.5 延遲鎖環 538
19.6 幾個實例 542
19.6.1 2GHz的DLL 542
19.6.2 1Gbit/s時鐘恢復電路 548
延伸閱讀 553
習題 554

相關詞條

熱門詞條

聯絡我們