數字電路與邏輯設計(1999年同濟大學出版社出版)

本詞條是多義詞,共22個義項
更多義項 ▼ 收起列表 ▲

《數字電路與邏輯設計》是1999年1月同濟大學出版社出版的書籍,作者是張申科。該書簡明、系統地介紹了數制和碼制、等內容。

基本介紹

  • 中文名:數字電路與邏輯設計 
  • 作者:張申科
  • 出版社同濟大學出版社
  • 出版時間:1999年1月
  • 頁數:257 頁
  • 定價:22.00 元
  • 裝幀:平裝
  • ISBN:9787560819983
內容簡介,圖書目錄,

內容簡介

本書簡明、系統地介紹了數制和碼制、邏輯代數基礎、門電路、組合邏輯電路、觸發器、時序邏輯電路、可程式邏輯器件PLD、脈衝波形的產生與變換等內容。
本書可供電子信息類專業的本科生使用;亦可供從事計算機、自動化以及電子信息學科方面的生產、科研等有關人員參考。

圖書目錄

第一章 數制和碼制
1.1數制
1.1.1十進制
1.1.2二進制
1.1.3八進制
1.1.4十六進制
1.1.5二進制與十進制之間的相互轉換
1.2碼制
1.2.1帶符號的二進制數的代碼
1.2.2十進制數的常用代碼
1.2.3格雷碼
1.2.4字元編碼
習題
第二章 邏輯代數基礎
2.1邏輯變數和基本的邏輯運算
2.1.1邏輯變數
2.1.2基本的邏輯運算
2.1.3邏輯函式
2.2邏輯代數的基本公式
2.2.1邏輯代數的基本定律
2.2.2邏輯代數的基本定理
2.3邏輯函式的化簡
2.3.1邏輯函式的公式化簡法
2.3.2邏輯函式的圖形化簡法
2.3.3邏輯函式的表格化簡法
2.3.4 具有無關項的邏輯函式的化簡
習題
第三章 門電路
3.1概述
3.2半導體二極體、三極體和場效應管的開關特性
3.2.1半導體二極體的開關特性
3.2.2半導體三極體的開關特性
3.2.3場效應管的開關特性
3.3分立元件門電路
3.3.1二極體與門電路
3.3.2二極體或門電路
3.3.3非門電路
3.4積體電路門電路
3.4.1DTL門電路
3.4.2TTL門電路
3.4.3TTL集電極開路的門電路和三態輸出門電路
3.4.4各種TTL系列的主要性能參數和使用方法
3.4.5CMOs門電路
習題
第四章 組合邏輯電路
4.1組合邏輯電路的分析方法
4.1.1組合邏輯電路及其特點
4.1.2組合邏輯電路分析的任務和步驟
4.2組合邏輯電路的設計
4.2.1組合邏輯電路設計的任務和步驟
4.2.2不含無關項的組合邏輯電路的設計
4.2.3含有無關項的組合邏輯電路的設計
4.2.4有多個輸出變數的組合邏輯電路的設計
4.3半加器和全加器
4.3.1半加器
4.3.2全加器
4.4編碼器
4.4.1二進制編碼器
4.4.2十進制編碼器
4.4.3奇偶檢測電路
4.5解碼器
4.5.1二進制解碼器
4.5.2數碼顯示器和解碼驅動電路
4.6數據選擇器和數據分配器
4.6.1數據選擇器
4.6.2數據分配器
4.7數值比較器
4.7.1數值比較器的功能
4.7.2數值比較器的使用方法
習題
第五章 觸發器
5.1基本觸發器
5.1.1由或非門組成的基本RS觸發器
5.1.2由與非門組成的基本RS觸發器
5.2同步觸發器的邏輯功能
5.2.1同步RS觸發器
5.2.2同步D觸發器
5.2.3同步JK觸發器
5.2.4同步T觸發器和同步T'觸發器
5.3觸發器時鐘脈衝的觸發方式
5.3.1時鐘脈衝的電平觸發方式
5.3.2時鐘脈衝的邊沿觸發方式
5.4觸發器使用中需注意的問題
5.4.1觸發器的清除輸入端和預置輸入端
5.4.2觸發器的時間參數
習題
第六章 時序邏輯電路
6.1同步時序邏輯電路的分析和設計
6.1.1同步時序邏輯電路的分析
6.1.2同步時序邏輯電路的設計
6.2異步時序邏輯電路的分析和設計
6.2.1脈衝異步電路的分析和設計
6.2.2電位異步電路的分析和設計
6.3計數器
6.3.1異步計數器
6.3.2同步計數器
6.3.3集成計數器及其套用
6.4暫存器和移位暫存器
6.4.1暫存器
6.4.2移位暫存器
6.4.3集成化的移位暫存器
6.4.4MOS動態移位暫存器
6.5讀/寫存儲器(RAM)簡介
6.5.1RAM的組成及工作原理
6.5.2RAM的存儲單元
6.5.3靜態RAM6116簡介
習題
第七章 可程式邏輯器件PLD
7.1概述
7.2可程式唯讀存儲器(PROM)
7.2.1固定ROM
7.2.2可程式ROM
7.2.3可擦可程式ROM
7.3可程式邏輯陣列(PLA)
7.4可程式陣列邏輯(PAL)
7.4.1PAL的基本結構
7.4.2PAL的輸出結構
7.4.3PAL型號
7.5通用陣列邏輯(GAL)
7.5.1GAL的結構和原理
7.5.2以L的特點
7.6高密度可程式邏輯器件(HDPLD)
7.6.1陣列型HDPLD
7.6.2LatticepLSI/ispLS11106簡介
7.6.3FPGA的原理和特點
7.7PLD開發過程簡介
習題
第八章 脈衝波形的產生與變換
8.1555定時器
8.1.1555定時器的電路結構
8.1.2555定時器的功能
8.2施密特觸發器
8.2.1由555定時器組成的施密特觸發器
8.2.2由MOS門組成的施密特觸發器
8.2.3施密特觸發器的套用
8.3單穩態觸發器
8.3.1由555定時器組成的單穩態觸發器
8.3.2集成單穩態觸發器
8.3.3單穩態觸發器的套用
8.4多諧振盪器
8.4.1由555定時器組成的多諧振盪器
8.4.2由兩個集成單穩態觸發器組成的多諧振盪器
8.4.3石英晶體多諧振盪器
習題
參考文獻
· · · · · ·

相關詞條

熱門詞條

聯絡我們