數字邏輯(第六版立體化教材 )

《數字邏輯(第六版立體化教材 )》是2013年科學出版社出版的圖書。

基本介紹

  • 中文名:數字邏輯(第六版立體化教材 )
  • 出版時間:2013年3月1日
  • 出版社:科學出版社
  • ISBN:9787030369093
內容簡介,圖書目錄,

內容簡介

  《數字邏輯(第六版 立體化教材)》為“十二五”普通高等教育本科國家級規劃教材。全書內容共分8章:第0章成才之路,第1章開關理論基礎,第2章組合邏輯,第3章時序邏輯,第4章存儲邏輯,第5章可程式邏輯,第6章數字系統,第7章A/D轉換、D/A轉換。教學內容具有基礎性和時代性,從理論與實踐兩方面解決了與後續課程的銜接。
  《數字邏輯(第六版 立體化教材)》是作者對“數字邏輯”課程體系、教學內容、教學方法和教學手段進行綜合改革的具體成果。《數字邏輯(第六版 立體化教材)》內容全面,取材新穎,概念清楚,系統性強,注重實踐教學和能力培養,形成了文字主副教材、多媒體CAI課件、試題庫、習題庫、實驗儀器、教學實驗、課程設計等綜合配套的立體化教學體系。
  全書文字流暢,通俗易懂,有廣泛的適應面,可作為高等院校計算機、電子、通信、自動控制等信息類專業的技術基礎課教材,也可作為成人自學考試用書。

圖書目錄

第0章成才之路
0.1 立志·奮鬥·機遇
0.2 知識·智力·能力
0.3 業績定律公式
0.4 實驗教學的定位和組織
0.5 創新與實踐
第1章 開關理論基礎
1.1 二進制系統
1.1.1 連續量和離散量
1.1.2 開關量
1.1.3 數字波形
1.2 數制與碼制
1.2.1 進位計數制
1.2.2 進位計數制的相互轉換
1.2.3 二進制編碼
1.3 邏輯函式及其描述工具
1.3.1 邏輯函式的基本概念
1.3.2 邏輯函式的描述工具
1.3.3 基本邏輯運算
1.3.4 正邏輯、負邏輯、三態門
1.4 布爾代數
1.4.1 布爾代數的基本定律
1.4.2 布爾代數運算的基本規則
1.4.3 用布爾代數簡化邏輯函式
1.5 卡諾圖
1.5.1 卡諾圖的結構與特點
1.5 2用卡諾圖簡化邏輯函式
1.6 數字積體電路
1.6.1 積體電路的製造技術類型
1.6.2 積體電路的封裝類型
1.6.3 積體電路的規模類型
1.6.4 積體電路的使用特性
小結
習題
第2章 組合邏輯
2.1 組合邏輯分析
2.1.1 逐級電平推導法
2.1.2 列寫布爾表達式法
2.1.3 數字波形圖分析法
2.1.4 列寫邏輯電路真值表法
2.1.5 組合邏輯中的競爭冒險
2.2 組合邏輯設計
2.2.1 組合邏輯設計步驟
2.2.2 邏輯問題的描述
2.2.3 利用任意項的邏輯設計
2.3 組合邏輯電路的等價變換
2.3.1 狄摩根定理的套用
2.3.2 與非門、或非門作為通用元件
2.3.3 利用與非門/非或門進行等價變換
2.3.4 邏輯函式的“與或非”門實現
2.4 數據選擇器與分配器
2.4.1 數據選擇器
2.4.2 數據分配器
2.5 解碼器和編碼器
2.5.1 解碼器
2.5.2 編碼器
2.6 數據比較器和加法器
2.6.1 數據比較器
2.6.2 加法器
2.7 奇偶校驗器
2.7.1 奇偶校驗的基本原理
2.7.2 具有奇偶校驗的數據傳輸
小結
習題
第3章 時序邏輯
3.1 鎖存器
3.1.1 鎖存器的基本特性
3.1.2 基本SR鎖存器
3.1.3 門控SR鎖存器
3.1.4 門控D鎖存器
3.2 觸發器
3.2.1 SR觸發器
3.2.2 D觸發器
3.2.3 JK觸發器
3.2.4 觸發器的套用和時間參數
3.3 暫存器和移位暫存器
3.3.1 暫存器
3.3.2 移位暫存器
3.4 計數器
3.4.1 同步計數器
3.4.2 異步計數器
3.4.3 中規模集成計數器及套用
3.5 定時脈衝產生器
3.5.1 時鐘脈衝源電路
3.5.2 節拍脈衝產生器
3.5.3 數字鐘
3.6 同步時序邏輯分析
3.6.1 同步時序邏輯電路的描述工具
3.6.2 同步時序邏輯電路分析的一般方法
3.7 同步時序邏輯設計
3.7.1 同步時序邏輯設計方法和步驟
3.7.2 建立原始狀態表的方法
3.7.3 狀態編碼
小結
習題
第4章 存儲邏輯
4.1 特殊存儲部件
4.1.1 暫存器堆
4.1.2 暫存器佇列
4.1.3 暫存器堆疊
4.2 隨機讀寫存儲器RAM
4.2.1 RAM的邏輯結構
4.2.2 地址解碼方法
4.2.3 SRAM存儲器
4.2.4 DRAM存儲器
4.3 唯讀存儲器ROM
4.3.1 掩模ROM
4.3.2 可程式ROM
4.4 FLAsH存儲器
4.4.1 FLASH存儲元
4.4.2 FLASH存儲器的基本操作
4.4.3 FLASH存儲器的陣列結構
4.5 存儲器容量的擴充
4.5.1 字長位數擴展
4.5.2 字存儲容量擴展
小結
習題
第5章 可程式邏輯
5.1 PLD的基本概念
5.1.1 可程式陣列
5.1.2 PLD的類型
5.2 現場可程式門陣列FPGA
5.2.1 FPGA的基本結構
5.2.2 可組態邏輯塊CLB
5.2.3 SRAM為基礎的FPGA
5.3 在系統可程式ISP
5.3.1 ispLSI器件的體系結構
5.3.2 EPM7128S器件的體系結構
5.3.3 在系統編程原理
5.4 可程式邏輯的原理圖方式設計
5.4.1 編程環境和設計流程圖
5.4.2 設計輸入
5.4.3 功能模擬
5.4.4 綜合和實現(軟體)
5.4.5 時序模擬
5.4.6 器件下載
5.5 可程式邏輯的VHDL文本方式設計
5.5.1 VHDL的基本概念
5.5.2 VHDL的組合邏輯設計
5.5.3 VHDL的時序邏輯設計
小結
習題
第6章 數字系統
6.1 數字系統的基本概念
6.1.1 一個數字系統實例
6.1.2 數字系統的基本模型
6.1.3 數字系統與邏輯功能部件的區別
6.2 數據通路
6.2.1 匯流排結構
6.2.2 數據通路實例
6.3 由頂向下的設計方法
6.3.1 數字系統的設計任務
6.3.2 算法狀態機和算法流程圖
6.4 小型控制器的設計
6.4.1 控制器的基本概念
6.4.2 計數器型控制器
6.4.3 多路選擇器型控制器
6.4.4 定序型控制器
6.5 數字系統設計實例
6.5.1 由頂向下——子系統的劃分
6.5.2 小型控制器的實現方案
小結
習題
第7章 A/D轉換、D/A轉換
7.1 數位訊號處理的基本概念
7.2 A/D轉換
7.2.1 採樣定理
7.2.2 模數轉換過程
7.2.3 A/D轉換器
7.2.4 ADC的性能參數
7.3 D/A轉換
7.3.1 權電阻DAc
7.3.2 R2R T型DAC
7.3.3 R2R倒T型DAc
7.3.4 DAC的性能參數
小結
習題
參考文獻
附錄《數字邏輯》(第六版立體化教材)配套教材與教學設備

相關詞條

熱門詞條

聯絡我們