數字與邏輯電路

數字與邏輯電路

本教材面向的讀者對象是大學一年級的學生,由於學生是在沒有學完大學物理、電路理論和模擬電子技術等必要的基礎知識就接觸這門課程的,因此本書以數字邏輯的基礎理論、基本電路和基本分析、設計方法為重點,在內容安排上,力求遵循由淺入深、由特殊到一般、從感性上升到理性等循序漸進的原則。對二極體、三極體開關特性和數字邏輯門電路簡化了分析,加強了外特性的形象討論。數字積體電路將貫通全篇,注重概念的條理清晰與內容的實際套用,捨去複雜的理論分析,突出和加強數字電路內容,精簡和壓縮脈衝電路內容。以小規模積體電路和中規模積體電路為主來組織內容,對目前套用極為廣泛的可程式邏輯器件,增加了運用硬體描述語言及其編程套用的方法,並適當介紹了大規模積體電路與可程式邏輯器

基本介紹

  • 書名:數字與邏輯電路
  • 作者:劉剛 袁文 王建模 
  • ISBN:9787121004964 [十位:7121004968]
  • 定價:¥32.00
  • 出版社電子工業出版社
  • 出版時間:2005年01月
內容提要:,圖書目錄:,

百科名片

作/譯者:劉剛 袁文 王建模
出版日期:2005年01月
ISBN:9787121004964 [十位:7121004968]
頁數:420 重約:0.660KG
定價:¥32.00

內容提要:

21世紀是信息數位化的時代,數位化是人類進入資訊時代的必要條件。目前,數字電子技術已廣泛套用於各個專業技術領域。從事各個行業的工程、科技人員都或多或少地要掌握一些數字電子技術的基本理論和技能,以推動本專業的發展和信息化的進程。各級高等院校信息類的相關專業都迫切希望“數字與邏輯電路”課程能儘可能早地開課,以便更好地滿足和適應其他專業課程的要求。

圖書目錄:

第1章 數制與碼制
1.1 進位計數制
1.1.1 十進制數的表示
1.1.2 二進制數的表示
1.1.3 八進制數、十六制數的表示
1.1.4 二進制數的算術運算和邏輯運算
1.2 數制轉換
1.2.1 二進制數和十進制數之間的轉換
1.2.2 八進制數、十六進制數與二進制數的轉換
1.3 帶符號數的代碼表示
1.3.1 真值與機器數
1.3.2 原碼
1.3.3 反碼
1.3.4 補碼
1.3.5 機器數的運算
1.4 數碼和字元的代碼表示
1.4.1 十進制數的二進制編碼
1.4.2 可靠性編碼
1.4.3 字元代碼
習題
第2章 邏輯函式基礎
2.1 邏輯代數
2.1.1 邏輯變數與邏輯函式
2.1.2 基本邏輯運算
2.1.3 複合邏輯運算
2.1.4 邏輯函式與真值表
2.1.5 邏輯函式的相等
2.2 邏輯代數的定律及規則
2.2.1 邏輯代數的基本定律
2.2.2 邏輯代數的三個規則
2.2.3 邏輯代數的常用公式
2.3 邏輯函式的化簡
2.3.1 邏輯函式的標準形式
2.3.2 邏輯函式的代數化簡法
2.3.3 卡諾圖化簡法
2.3.4 邏輯函式的列表化簡法
習題
第3章 邏輯門電路
3.1 概述
3.2 門電路邏輯符號及其外部特性
3.2.1 簡單邏輯門電路
3.2.2 複合邏輯門電路
3.2.3 正負邏輯問題
3.3 典型邏輯門電路及其主要技術參數
3.3.1 二極體門電路
3.3.2 三極體邏輯非門
3.3.3 TTL集成邏輯門
3.3.4 三態輸出門(TS門)
3.3.5 MOS邏輯門
習題
第4章 組合邏輯電路
4.1 概述
4.1.1 什麼是組合邏輯電路
4.1.2 組合邏輯電路邏輯功能的描述
4.2 組合邏輯電路的分析方法
4.2.1 組合邏輯電路的一般分析方法
4.2.2 組合電路分析舉例
4.3 若干常用組合邏輯電路
4.3.1 加法器
4.3.2 編碼器
4.3.3 解碼器
4.3.4 數據選擇器
4.3.5 數值比較器
4.4 組合邏輯電路的設計
4.4.1 採用小規模集成器件設計組合邏輯電路
4.4.2 採用中規模集成器件實現組合邏輯電路
4.5 組合邏輯電路的競爭-冒險
4.5.1 競爭-冒險的成因
4.5.2 判斷是否存在險象的方法
4.5.3 消除競爭冒險的措施
習題
第5章 觸發器
5.1 概述
5.2 RS觸發器
5.2.1 基本RS觸發器
5.2.2 時鐘控制RS觸發器
5.2.3 主從RS觸發器
5.2.4 集成RS觸發器
5.2.5 基本RS觸發器的簡單套用
5.3 J K觸發器
5.3.1 鐘控JK觸發器電路結構與工作原理
5.3.2 主從JK觸發器
5.3.3 主從JK觸發器的一次翻轉現象
5.3.4 邊沿JK觸發器動作特點
5.4 D觸發器
5.4.1 D觸發器電路結構與工作原理
5.4.2 邊沿D觸發器
5.5 T觸發器
5.6 各類觸發器的轉換
5.6.1 JK觸發器轉換為其他觸發器
5.6.2 D觸發器轉換為其他觸發器
習題
第6章 時序邏輯電路
6.1 概述
6.2 同步時序邏輯電路分析
6.2.1 同步時序邏輯電路的分析方法
6.2.2 同步時序邏輯電路的分析舉例
6.3 常用同步時序邏輯電路
6.3.1 暫存器
6.3.2 計數器
6.4 同步時序邏輯電路的設計
6.4.1 設計方法
6.4.2 設計舉例
6.5 中規模同步時序邏輯電路的分析和設計
6.5.1 中規模同步時序邏輯電路的分析
6.5.2 中規模同步時序邏輯電路的設計
6.6 異步時序邏輯電路
6.6.1 脈衝異步時序邏輯電路
6.6.2 電平異步時序邏輯電路分析
習題
第7章 脈衝波形的產生與整形
7.1 概述
7.1.1 脈衝信號的特點
7.1.2 脈衝產生與整形電路的基本分析方法
7.2 555定時電路
7.2.1 555定時器內部電路結構
7.2.2 555定時器工作原理
7.3 單穩態觸發器
7.3.1 電路組成
7.3.2 工作原理
7.3.3 集成單穩態觸發器
7.3.4 套用舉例
7.4 多諧振盪器
7.4.1 電路組成
7.4.2 工作原理
7.4.3 套用舉例
7.5 施密特觸發器
7.5.1 電路組成
7.5.2 工作原理
7.5.3 主要套用
習題
第8章 半導體存儲器和可程式邏輯器件
8.1 概述
8.1.1 半導體存儲器
8.1.2 可程式邏輯器件
8.2 半導體存儲器
8.2.1 唯讀存儲器(ROM)
8.2.2 ROM在組合邏輯電路中的套用
8.2.3 ROM的編程及分類
8.2.4 隨機存取存儲器RAM
8.3 可程式邏輯器件
8.3.1 PLD電路簡介
8.3.2 通用陣列邏輯GAL
8.3.3 複雜可程式邏輯器件CPLD
8.3.4 現場可程式門陣列FPGA
8.3.5 PLD的編程/配置
8.4 硬體描述語言
8.4.1 ABEL硬體描述語言
8.4.2 VHDL語言
8.4.3 Verilog HDL硬體描述語言
習題
第9章 數字電路課程設計與現代數字系統設計
9.1 概述
9.2 傳統數字系統的設計
9.2.1 數字系統設計概述
9.2.2 總體設計
9.2.3 單元電路及參數確定
9.2.4 數字電路設計中的若干問題
9.2.5 總體電路圖的畫法
9.2.6 安裝調試
9.3 現代數字系統設計簡介
9.3.1 什麼是EDA技術
9.3.2 EDA技術的基本特徵
9.3.3 EDA的基本方法
9.4 典型設計舉例
9.4.1 電壓表的設計——A/D轉換器的套用
9.4.2 射頻監視切換器
習題
附錄 部分常用中小規模數字積體電路器件介紹
參考文獻

相關詞條

熱門詞條

聯絡我們