TMS320X281x DSP原理與套用(第2版)

TMS320X281x DSP原理與套用(第2版)

TMS320X281x DSP原理與套用(第2版)是徐科軍//張瀚/陳智淵聯合寫作的一本詳細介紹其CPU和片內外圍設備的叢書

基本介紹

  • 書名:TMS320X281x DSP原理與套用(第2版)
  • 作者: 徐科軍//張瀚/陳智淵
  • ISBN: 9787512405851
  • 定價:34.9
  • 出版社:北京航空航天大學出版社
  • 出版時間:2011-10-01
  • 開本:16
內容介紹,目錄,

內容介紹

《TMS320X281x DSP原理與套用(第2版)》以TMS320X281x為代表,詳細介紹其CPU和片內外圍設備。全書共分7章,具體內容包括:CPU核心結構,存儲器及I/O空間,片內外圍設備,定址方式和指令系統,C28x核心與C2xLP核心的區別,DSP程式的編寫和調試,以及TMS320F2812最小系統的軟、硬體設計。
《TMS320X281x DSP原理與套用(第2版)》可供自動控制、電氣工程、計算機套用和儀器儀表等領域從事DSP套用技術開發的科研和工程技術人員參考,也可以作為高校相關專業本科生研究生的參考書。

目錄

第1章 緒論
1.1 TMS320F281x系列DSP的性能
1.2 FMS320F281x系列DSP的結構
1.3 TMS320F281x系列DSP的引腳分布
1.4 信號說明
第2章 CPU核心結構及存儲器映射
2.1 CPU結構
2.2 CPU暫存器
2.2.1 累加器(ACC,AH,AL)
2.2.2 被乘數暫存器(X7)
2.2.3 乘積暫存器(P、PH和PL)
2.2.4 數據頁指針(DP)
2.2.5 堆疊指針(SP)
2.2.6 輔助暫存器(XARO-XAR7和AR0-AR7)
2.2.7 程式計數器(PC)
2.2.8 返回程式暫存器(RPC)
2.2.9 中斷控制暫存器(IFR,IER,DBGIER)
2.2.1 0狀態暫存器(ST0,ST1)
2.3 程式流
2.3.1 中斷
2.3.2 分支、調用和返回
2.3.3 單個指令的重複執行
2.3.4 指令流水線
2.4 乘法操作
2.4.1 16位×16位乘法
2.4.2 32位×32位乘法
2.5 移位操作
2.6 CPU中斷與復位
2.6.1 CPU中斷概述
2.6.2 CPU中斷向量和優先權
2.6.3 可禁止中斷
2.6.4 可禁止中斷的標準操作
2.6.5 非禁止中斷
2.6.6 非法指令陷阱
2.6.7 硬體復位(RS)
2.7 流水線
2.7.1 指令流水線
2.7.2 可視流水線活動
2.7.3 流水線活動的凍結
2.7.4 流水線保護
2.7.5 避免無流水線保護操作
2.8 存儲器映射
2.8.1 Flash存儲器(僅F281x)
2.8.2 M0和M1SARAM
2.8.3 L0、L1和H0SARAM
2.8.4 BootROM
2.8.5 安全
第3章 TMS320X281xDSP的片內外設
3.1 系統控制和外設中斷
3.1.1 Flash和OTP存儲器
3.1.2 代碼安全模組
3.1.3 時鐘
3.1.4 通用I/O連線埠(GPIO)
3.1.5 外設暫存器幀及EALLOw保護暫存器
3.1.6 外設中斷擴展(PIE)
3.2 系統外部接口(XINTF)
3.2.1 總體功能描述
3.2.2 XINTF配置
3.2.3 前導、有效和結束三個階段等待狀態的配置
3.2.4 XINTF暫存器
3.2.5 外部DMA支持
3.3 模/數轉換器(ADC)
3.3.1 特點
3.3.2 自動排序器的工作原理
3.3.3 非中斷自動排序模式
3.3.4 ADC時鐘的預標定
3.3.5 ADC的供電模式和上電順序
3.3.6 排序器覆蓋功能
3.8.7 ADC控制暫存器
3.3.8 最大轉換通道暫存器(ADCMAXCONV)
3.3.9 自動排序狀態暫存器(ADCASEQSR)
3.3.10 ADC狀態和標誌暫存器(ADCST)
3.3.11 ADC輸入通道選擇排序控制暫存器
3.3.12 ADC轉換結果緩衝暫存器
3.3.13 F2810,F2811和F2812內部ADC的校正
3.4 事件管理器
3.4.1 概述
3.4.2 通用定時器
3.4.3 全比較單元
3.4.4 PWM電路
3.4.5 PWM波形的產生
3.4.6 捕獲單元
3.4.7 正交編碼器脈衝QEP電路
3.4.8 EV中斷
3.4.9 事件管理器的暫存器
3.5 串列外設接口(SPI)
3.5.1 增強型SPI模組簡介
3.5.2 操作介紹
3.5.3 SPI中斷
3.5.4 SPI FIFO介紹
3.6 串列通信接口
3.6.1 增強型SCI模組概述
3.6.2 SCI模組的結構
3.6.3 SCI模組暫存器概述
3.7 增強型CAN控制器模組
3.7.1 CAN簡介
3.7.2 CAN的網路和模組
3.7.3 eCAN控制器簡介
3.7.4 訊息對象
3.7.5 訊息信箱
3.8 多通道緩衝串口
3.8.1 McBSP模組的功能和結構總覽
3.8.2 McBSP模組的操作
3.8.3 多通道選擇模式
3.8.4 接收器和傳送器配置
3.8.5 McBSP初始化流程
3.8.6 McBSP的FIFO和中斷
3.8.7 McBSP的其他暫存器
第4章 TM5320C28x DSP的定址方式和指令系統
4.1 定址方式
4.1.1 定址方式概述
4.1.2 定址方式選擇位
4.1.3 彙編器/編譯器對AMODE位的追蹤
4.1.4 各定址方式的具體說明
4.1.5 32位操作的定位
4.2 C28x彙編語言簡介
第5章 TMS320X281x DSP的程式編寫和調試
5.1 DSP集成開發環境CCS
5.1.1 CCS中的工程
5.1.2 CCS的界面組成
5.2 TMS320X281x DSP的軟體開發流程
5.2.1 CCS集成開發環境的設定
5.2.2 CCS集成開發環境的套用
5.2.3 通用擴展語言(GEL)
5.3 DSP/BIOS開發工具介紹
第6章 實驗系統及實驗例程
6.1 實驗系統硬體介紹
6.1.1 eZdspTMF2812簡介
6.1.2 eZdspTMF2812使用
6.1.3 TMS320F2812重要電氣參數
6.2 套用實驗例程
6.2.1 實驗例程中的檔案
6.2.2 實驗程式的主要代碼

相關詞條

熱門詞條

聯絡我們