EDA技術與套用(第2版)

EDA技術與套用(第2版)

《EDA技術與套用(第2版)》是2019年3月北京航空航天大學出版社出版的圖書,作者是謝海霞、孫志雄。

基本介紹

  • 中文名:EDA技術與套用(第2版)
  • 作者:謝海霞、孫志雄
  • 出版社:北京航空航天大學出版社
  • 出版時間:2019年3月
  • 頁數:242 頁
  • 定價:49 元
  • 開本:16 開
  • 裝幀:平裝
  • ISBN:9787512429628
內容簡介,目錄,

內容簡介

隨著EDA技術的發展和套用領域的擴大,EDA技術在電子信息、通信、自動控制及計算機套用等領域的重要性日益突出,EDA已成為當今世界上先進的電子電路設計技術。《EDA技術與套用(第2版)》理論與實踐相結合,由淺入深地介紹了可程式邏輯器件、EDA及其套用設計技術。其主要內容包括EDA技術概述、EDA工具軟體、可程式邏輯器件、VHDL語言、EDA技術套用、EDA技術實驗和Verilog HDL語言。
《EDA技術與套用(第2版)》可作為高等院校電子類、通信與信息類、自動化類、計算機類專業“EDA技術與套用”課程的教材,也可作為廣大工程技術人員的參考書。

目錄

第1章 EDA技術概述
1.1 EDA技術及發展
1.2 硬體描述語言
1.3 可程式邏輯器件
1.4 EDA設計流程及其工具
習題
第2章 EDA工具軟體
2.1 Quartus II簡介
2.2 Quartus II的原理圖輸入設計法
2.2.1 建立設計工程
2.2.2 設計項目的編譯
2.2.3 生成元件符號
2.2.4 設計項目的仿真
2.2.5 編程下載設計檔案
2.2.6 設計電路硬體調試
2.3 層次化設計方法
2.4 MAX+plus II老式宏函式的套用
2.5 Quartus II強函式的套用
2.6 嵌入式邏輯分析儀的使用方法
2.6.1 十進制計數器的設計
2.6.2 打開SignalTap II編輯視窗
2.6.3 調入節點信號
2.6.4 參數設定
2.6.5 檔案存檔
2.6.6 編譯與下載
2.6.7 運行分析
習題
第3章 可程式邏輯器件
3.1 可程式邏輯器件的概述
3.1.1 可程式邏輯器件的分類
3.1.2 可程式邏輯器件的發展
3.1.3 可程式邏輯器件的結構原理
3.2 編程與配置
3.2.1 JTAG方式的在系統編程
3.2.2 使用PC並口配置FPGA
習題
第4章 VHDL語言
4.1 VHDL簡介
4.1.1 VHDL發展概況
4.1.2 VHDL的特點
4.2 VHDL程式基本結構
4.2.1 庫和程式包
4.2.2 實體
4.2.3 結構體
4.2.4 配置
4.2.5 VHDL設計實例
4.3 VHDL語言要素
4.3.1 VHDL文字規則
4.3.2 VHDL數據對象
4.3.3 VHDL數據類型
4.3.4 VHDL的預定義數據類型
4.3.5 IEEE預定義的標準邏輯位和矢量
4.3.6 用戶自定義的預定義數據類型
4.3.7 VHDL操作符
4.4 VHDL順序語句
4.4.1 賦值語句
4.4.2 轉向控制語句
4.4.3 WAIT語句
4.4.4 ASSERT(斷言)語句
4.4.5 RETURN(返回)語句
4.4.6 NULL(空操作)語句
4.5 VHDL並行語句
4.5.1 進程語句
4.5.2 塊語句
4.5.3 並行信號賦值語句
4.5.4 7元件例化語句
4.5.5 生成語句
4.5.6 子程式和並行過程調用語句
習題
第5章 EDA技術套用
5.1 組合邏輯電路的設計
5.1.1 門電路的設計
5.1.2 編碼器的設計
5.1.3 解碼器的設計
5.1.4 數據選擇器的設計
5.1.5 數值比較器的設計
5.1.6 運算電路的設計
5.2 時序邏輯電路的設計
5.2.1 觸發器的設計
5.2.2 鎖存器的設計
5.2.3 暫存器和移位暫存器的設計
5.2.4 計數器的設計
5.3 存儲器的設計
5.3.1 唯讀存儲器的設計
5.3.2 隨機存儲器RAM的設計
5.4 EDA技術設計實例
5.4.1 任意分頻器的VHDL設計
5.4.2 序列檢測器的設計
習題
第6章 EDA技術實驗
6.1 EDA基礎實驗
6.1.1 實驗1——EDA軟體的熟悉與使用
6.1.2 實驗2——1位半加器的設計
6.1.3 實驗3——1位全加器的設計
6.1.4 實驗4——解碼器實驗
6.1.5 實驗5——基於LPM_ROM的九九乘法器
6.1.6 實驗6——數據選擇器的VHDL設計
6.1.7 實驗7——觸發器實驗
6.1.8 實驗8——計數器實驗
6.2 EDA綜合實驗
6.2.1 實驗9——數碼管顯示控制實驗
6.2.2 實驗10——計數、解碼和顯示電路設計
6.2.3 實驗11——2位十進制數字頻率計
6.2.4 實驗12——序列信號發生器
6.2.5 實驗13——8位硬體加法器
6.2.6 實驗14——D/A接口電路與波形發生器設計
6.2.7 實驗15——鍵盤控制電路設計
6.3 EDA設計實驗
6.3.1 實驗16——花樣彩燈控制器的設計
6.3.2 實驗17——數字鐘的設計
6.3.3 實驗18——8位數字頻率計的設計
6.3.4 實驗19——8人電子搶答器的設計
6.3.5 實驗20——交通信號燈的設計
第7章 VerilogHDL語言
7.1 Verilog HDL模組結構
7.1.1 模組連線埠的定義
7.1.2 模組內容
7.2 Verilog HDL語言要素
7.2.1 空白符和注釋
7.2.2 常數
7.2.3 字元串
7.2.4 標識符
7.2.5 關鍵字
7.2.6 操作符
7.2.7 Verilog HDL數據對象
7.3 Verilog HDL的語句
7.3.1 賦值語句
7.3.2 條件語句
7.3.3 循環語句
7.3.4 結構聲明語句
7.4 不同抽象級別的Verilog HDL模型
7.4.1 Verilog HDL門級描述
7.4.2 Verilog HDL的行為級描述
7.4.3 用結構描述實現電路系統設計
習題
附錄A Altera DE2-70 EDA開發板簡介
A.1 DE2-70開發板的結構
A.2 DE2-70開發板目標晶片的引腳分布
附錄B ZY11EDA13BE型EDA技術實驗箱簡介
參考文獻

相關詞條

熱門詞條

聯絡我們