《高可靠低功耗片上時鐘設計與最佳化算法》是依託清華大學,由周強擔任項目負責人的面上項目。
基本介紹
- 中文名:高可靠低功耗片上時鐘設計與最佳化算法
- 依託單位:清華大學
- 項目負責人:周強
- 項目類別:面上項目
- 批准號:60876026
- 申請代碼:F0402
- 負責人職稱:研究員
- 研究期限:2009-01-01 至 2011-12-31
- 支持經費:28(萬元)
項目摘要
片上時鐘是積體電路設計的關鍵和核心,影響著電路的性能和功耗。在高性能晶片設計中,片上時鐘設計面臨頻率提高、納米時代工藝變化和可製造性影響,以及低功耗等挑戰。傳統的設計方法和流程不能滿足新工藝和高性能設計需求,帶來圍繞時鐘設計的疊代反覆和設計收斂問題。本課題研究物理設計階段中時鐘節點分布規劃方法,將時鐘設計融入到布局設計中,完成時鐘節點的分布規劃。課題首先研究面向時鐘分布的布局算法,在保證傳統布局最佳化目標情況下,按照時鐘設計需求,對時鐘節點物理分布進行最佳化。在此基礎上,進一步考慮時鐘設計中緩衝器/門控單元規劃和工藝變化,提高算法的適應性和健壯性。以低功耗為目標,在布局中指導時鐘緩衝器/門控單元的位置規劃。同時,在最佳化中引入工藝參數變化影響因素,增加時鐘網路的抗干擾性設計。本課題旨在探討新的高性能晶片時鐘設計方法,深入研究相應的高可靠性低功耗時鐘最佳化算法,重點在於提高時鐘設計的收斂性。