一般意義上講,集成塊就是指積體電路,集成塊是積體電路的實體,也是積體電路的通俗叫法。從字面意思來講,積體電路是一種電路形式,而集成塊則是積體電路的實物反映。
1948年,貝爾實驗室的威廉·
肖克利(William Shockley)和兩位同事發明了電晶體,它可以代替真空管放大電子信號,使電子設備向輕變化、高效化發展。肖克利因此被譽為“電晶體之父”,並因此獲得了1956年度的
諾貝爾物理學獎。這是電子技術的一次重大革新。
傑克·基爾比當時24歲,剛剛獲得
伊利諾斯大學的電子工程學士學位。他在自述中說:“在大學裡,我的大部分課程都是有關電力方面的,但因為我童年時對於電子技術的興趣,我也選修了一些電子管技術方面的課程。我畢業於1947年,正好是貝爾實驗室宣布發明了電晶體的前一年,這意味著我的電子管技術課程將要全部作廢。”
然而問題還沒有完全解決,套用電晶體組裝的電子設備還是太笨重了。顯然,個人擁有計算機,仍然是一個遙不可及的夢想。
科技總是在一個個夢想的驅動下前進。1952年,英國雷達研究所的G·W·A·達默首先提出了積體電路的構想:把電子線路所需要的晶體三極體、晶體二極體和其它元件全部製作在一塊半導體晶片上。雖然從對傑克·基爾比的自述中我們看不出這一構想對他是否有影響,但我們也能感受到,
微電子技術的概念即將從工程師們的思維里噴薄而出。
世界上第一塊積體電路誕生。
1947年,伊利諾斯大學畢業生傑克·基爾比懷著對電子技術的濃厚興趣,在
威斯康星州的密爾瓦基找了份工作,為一個電子器件供應商製造收音機、電視機和助聽器的部件。工余時間,他在
威斯康星大學上電子工程學碩士班夜校。當然,工作和上課的雙重壓力對基爾比來說可算是一個挑戰,但他說:“這件事能夠做到,且它的確值得去努力。”
取得碩士學位後,基爾比與妻子遷往德克薩斯州的
達拉斯市,供職於
德州儀器公司,因為它是惟一允許他差不多把全部時間用於研究電子器件微型化的公司,給他提供了大量的時間和不錯的實驗條件。基爾比生性溫和,寡言少語,加上6英尺6英寸的身高,被助手和朋友稱作“溫和的巨人”。正是這個不善於表達的巨人醞釀出了一個巨人式的構思。
當時的德州儀器公司有個傳統,炎熱的8月里員工可以享受雙周長假。但是,初來乍到的基爾比卻無緣長假,只能待在冷清的車間裡獨自研究。在這期間,他漸漸形成一個天才的想法:電阻器和電容器(無源元件)可以用與電晶體(有源器件)相同的材料製造。另外,既然所有元器件都可以用同一塊材料製造,那么這些部件可以先在同一塊材料上就地製造,再相互連線,最終形成完整的電路。他選用了半導體矽。
“我坐在桌子前,待的時間好像比平常晚一點。”他在1980年接受採訪時回憶說,“整個構想其實在當天就已大致成形,接著我將所有想法整理出來,並在筆記本上畫出了一些設計圖。等到主管回來後,我就將這些設計圖拿給他看。當時雖然有些人略有懷疑,但他們基本上都了解這項設計的重要性。”
於是,我們回到文章開頭的那一幕,那一天,公司的主管來到實驗室,和這個巨人一起接通了測試線路。試驗成功了。德州儀器公司很快宣布他們發明了積體電路,基爾比為此申請了專利。
積體電路發明的意義:
開創了矽時代
當時,他也許並沒有真正意識到這項發明的價值。在獲得諾貝爾獎後,他說:“我知道我發明的積體電路對於電子產業非常重要,但我從來沒有想到它的套用會像今天這樣廣泛。”
積體電路取代了電晶體,為開發電子產品的各種功能鋪平了道路,並且大幅度降低了成本,第三代電子器件從此登上舞台。它的誕生,使微處理器的出現成為了可能,也使計算機變成普通人可以親近的日常工具。集成技術的套用,催生了更多方便快捷的電子產品,比如常見的手持電子計算器,就是基爾比繼積體電路之後的一個新發明。直到今天,矽材料仍然是我們電子器件的主要材料。所以,2000年,積體電路問世42年以後,人們終於了解到他和他的發明的價值,他被授予了諾貝爾物理學獎。諾貝爾獎評審委員會曾經這樣評價基爾比:“為現代信息技術奠定了基礎”。
1959年,
仙童半導體公司的羅伯特·羅伊斯申請了更為複雜的矽積體電路,並馬上投入了商業領域。但基爾比首先申請了專利,因此,羅伊斯被認為是積體電路的共同發明人。羅伊斯於1990年去世,與諾貝爾獎擦肩而過。
傑克·基爾比相當謙遜,他一生擁有六十多項專利,但在獲獎發言中,他說:“我的工作可能引入了看待電路部件的一種新角度,並開創了一個新領域,自此以後的多數成果和我的工作並無直接聯繫。”
積體電路得歷史變革:
1958年9月12日,基爾比研製出世界上第一塊積體電路,成功地實現了把電子器件集成在一塊半導體材料上的構想,並通過了德州儀器公司
高層管理人員的檢查。請記住這一天,積體電路取代了電晶體,為開發電子產品的各種功能鋪平了道路,並且大幅度降低了成本,使微處理器的出現成為了可能,開創了電子技術歷史的新紀元,讓我們現在習以為常一切電子產品的出現成為可能。
回顧積體電路的發展歷程,我們可以看到,自發明積體電路至今40多年以來,"從電路集成到系統集成"這句話是對IC產品從
小規模積體電路(SSI)到今天特大規模積體電路(ULSI)發展過程的最好總結,即整個積體電路產品的發展經歷了從傳統的板上系統(System-on-board)到
片上系統(System-on-a-chip)的過程。在這歷史過程中,世界IC產業為適應技術的發展和市場的需求,其產業結構經歷了三次變革。
第一次變革:以加工製造為主導的IC產業發展的初級階段。
70年代,積體電路的主流產品是微處理器、存儲器以及標準通用邏輯電路。這一時期IC製造商(IDM)在IC市場中充當主要角色,IC設計只作為附屬部門而存在。這時的IC設計和半導體工藝密切相關。IC設計主要以人工為主,CAD系統僅作為數據處理和圖形編程之用。IC產業僅處在以生產為導向的初級階段。
第二次變革:Foundry公司與IC設計公司的崛起。80年代,積體電路的主流產品為微處理器(MPU)、微控制器(MCU)及專用IC(ASIC)。這時,無生產線的IC設計公司(Fabless)與標準工藝加工線(Foundry)相結合的方式開始成為積體電路產業發展的新模式。
隨著微處理器和PC機的廣泛套用和普及(特別是在通信、工業控制、消費電子等領域),IC產業已開始進入以客戶為導向的階段。一方面標準化功能的IC已難以滿足整機客戶對系統成本、可靠性等要求,同時整機客戶則要求不斷增加IC的集成度,提高保密性,減小晶片面積使系統的體積縮小,降低成本,提高產品的性能價格比,從而增強產品的競爭力,得到更多的市場份額和更豐厚的利潤;另一方面,由於IC微細加工技術的進步,軟體的硬體化已成為可能,為了改善系統的速度和簡化程式,故各種硬體結構的ASIC如門陣列、
可程式邏輯器件(包括FPGA)、標準單元、全定製電路等應運而生,其比例在整個IC銷售額中1982年已占12%;其三是隨著EDA工具(
電子設計自動化工具)的發展,PCB設計方法引入IC設計之中,如庫的概念、工藝模擬參數及其仿真概念等,設計開始進入抽象化階段,使設計過程可以獨立於生產工藝而存在。有遠見的整機廠商和創業者包括
風險投資基金(VC)看到ASIC的市場和發展前景,紛紛開始成立專業設計公司和IC設計部門,一種無生產線的
積體電路設計公司(Fabless)或設計部門紛紛建立起來並得到迅速的發展。同時也帶動了標準工藝加工線(Foundry)的崛起。全球第一個Foundry工廠是1987年成立的台灣積體電路公司,它的創始人
張忠謀也被譽為"晶晶片加工之父"。
第三次變革:"四業分離"的IC產業90年代,隨著INTERNET的興起,IC產業跨入以競爭為導向的高級階段,國際競爭由原來的資源競爭、價格競爭轉向人才知識競爭、密集資本競爭。以DRAM為中心來擴大設備投資的競爭方式已成為過去。如1990年,美國以Intel為代表,為抗爭日本躍居世界半導體榜首之威脅,主動放棄DRAM市場,大搞CPU,對半導體工業作了重大結構調整,又重新奪回了世界半導體霸主地位。這使人們認識到,越來越龐大的積體電路產業體系並不有利於整個IC產業發展,"分"才能精,"整合"才成優勢。於是,IC產業結構向高度專業化轉化成為一種趨勢,開始形成了設計業、製造業、封裝業、測試業獨立成行的局面(如下圖所示),近年來,全球IC產業的發展越來越顯示出這種結構的優勢。如台灣IC業正是由於以中小企業為主,比較好地形成了高度分工的產業結構,故自1996年,受
亞洲經濟危機的波及,全球半導體產業出現生產過剩、效益下滑,而IC設計業卻獲得持續的增長。
特別是96、97、98年持續三年的DRAM的跌價、MPU的下滑,世界半導體工業的增長速度已遠達不到從前17%的增長值,若再依靠高投入提升技術,追求大尺寸矽片、追求微細加工,從大生產中來降低成本,推動其增長,將難以為繼。而IC設計企業更接近市場和了解市場,通過創新開發出高附加值的產品,直接推動著
電子系統的更新換代;同時,在創新中獲取利潤,在快速、協調發展的基礎上積累資本,帶動半導體設備的更新和新的投入;IC設計業作為積體電路產業的"龍頭",為整個積體電路產業的增長注入了新的動力和活力.
IC封裝:
我們經常聽說某某晶片採用什麼什麼的封裝方式,在我們的電腦中,存在著各種各樣不同處理晶片,那么,它們又是是採用何種封裝形式呢?並且這些封裝形式又有什麼樣的技術特點以及優越性呢?那么就請看看下面的這篇文章,將為你介紹箇中晶片封裝形式的特點和優點。
一、DIP雙列直插式封裝
DIP(DualIn-line Package)是指採用雙列直插形式封裝的
積體電路晶片,絕大多數中小規模積體電路(IC)均採用這種封裝形式,其引腳數一般不超過100個。採用DIP封裝的CPU晶片有兩排引腳,需要插入到具有DIP結構的晶片插座上。當然,也可以直接插在有相同焊孔數和幾何排列的電路板上進行焊接。DIP封裝的晶片在從晶片插座上插拔時應特別小心,以免損壞引腳。
DIP封裝具有以下特點:
1.適合在PCB(印刷電路板)上穿孔焊接,操作方便。
2.晶片面積與封裝面積之間的比值較大,故體積也較大。
Intel系列CPU中8088就採用這種封裝形式,快取(Cache)和早期的記憶體晶片也是這種封裝形式。
二、QFP塑膠方型扁平式封裝和PFP塑膠扁平組件式封裝
QFP(Plastic Quad Flat Package)封裝的晶片引腳之間距離很小,管腳很細,一般大規模或超大型積體電路都採用這種封裝形式,其引腳數一般在100個以上。用這種形式封裝的晶片必須採用SMD(表面安裝設備技術)將晶片與主機板焊接起來。採用SMD安裝的晶片不必在主機板上打孔,一般在主機板表面上有設計好的相應管腳的焊點。將晶片各腳對準相應的焊點,即可實現與主機板的焊接。用這種方法焊上去的晶片,如果不用專用工具是很難拆卸下來的。
PFP(Plastic Flat Package)方式封裝的晶片與QFP方式基本相同。唯一的區別是QFP一般為正方形,而PFP既可以是正方形,也可以是長方形。
QFP/PFP封裝具有以下特點:
2.適合高頻使用。
3.操作方便,可靠性高。
4.晶片面積與封裝面積之間的比值較小。
Intel系列CPU中80286、80386和某些486主機板採用這種封裝形式。
PGA(Pin Grid Array Package)晶片封裝形式在晶片的內外有多個方陣形的插針,每個方陣形插針沿晶片的四周間隔一定距離排列。根據引腳數目的多少,可以圍成2-5圈。安裝時,將晶片插入專門的PGA插座。為使CPU能夠更方便地安裝和拆卸,從486晶片開始,出現一種名為ZIF的CPU插座,專門用來滿足PGA封裝的CPU在安裝和拆卸上的要求。
ZIF(Zero Insertion Force Socket)是指零插拔力的插座。把這種插座上的扳手輕輕抬起,CPU就可很容易、輕鬆地插入插座中。然後將扳手壓回原處,利用插座本身的特殊結構生成的擠壓力,將CPU的引腳與插座牢牢地接觸,絕對不存在接觸不良的問題。而拆卸CPU晶片只需將插座的扳手輕輕抬起,則壓力解除,CPU晶片即可輕鬆取出。
PGA封裝具有以下特點:
1.插拔操作更方便,可靠性高。
2.可適應更高的頻率。
Intel系列CPU中,80486和Pentium、Pentium Pro均採用這種封裝形式。
隨著積體電路技術的發展,對積體電路的封裝要求更加嚴格。這是因為封裝技術關係到產品的功能性,當IC的頻率超過100MHz時,傳統封裝方式可能會產生所謂的“CrossTalk”現象,而且當IC的管腳數大於208 Pin時,傳統的封裝方式有其困難度。因此,除使用QFP封裝方式外,現今大多數的高腳數晶片(如圖形晶片與晶片組等)皆轉而使用BGA(Ball Grid Array Package)封裝技術。BGA一出現便成為CPU、主機板上南/北橋晶片等高密度、高性能、多引腳封裝的最佳選擇。
1.PBGA(Plasric BGA)基板:一般為2-4層有機材料構成的多層板。Intel系列CPU中,Pentium II、III、IV處理器均採用這種封裝形式。
2.CBGA(CeramicBGA)基板:即陶瓷基板,晶片與基板間的電氣連線通常採用倒裝晶片(FlipChip,簡稱FC)的安裝方式。Intel系列CPU中,Pentium I、II、Pentium Pro處理器均採用過這種封裝形式。
3.FCBGA(FilpChipBGA)基板:硬質多層基板。
4.TBGA(TapeBGA)基板:基板為帶狀軟質的1-2層PCB電路板。
5.CDPBGA(Carity Down PBGA)基板:指封裝中央有方型低陷的晶片區(又稱空腔區)。
BGA封裝具有以下特點:
1.I/O引腳數雖然增多,但引腳之間的距離遠大於QFP封裝方式,提高了成品率。
2.雖然BGA的功耗增加,但由於採用的是可控塌陷晶片法焊接,從而可以改善電熱性能。
3.信號傳輸延遲小,適應頻率大大提高。
4.組裝可用共面焊接,可靠性大大提高。
BGA封裝方式經過十多年的發展已經進入實用化階段。1987年,日本西鐵城(Citizen)公司開始著手研製塑封球柵面陣列封裝的晶片(即BGA)。而後,摩托羅拉、康柏等公司也隨即加入到開發BGA的行列。1993年,摩托羅拉率先將BGA套用於行動電話。同年,康柏公司也在工作站、PC電腦上加以套用。直到五六年前,Intel公司在電腦CPU中(即奔騰II、奔騰III、奔騰IV等),以及晶片組(如i850)中開始使用BGA,這對BGA套用領域擴展發揮了推波助瀾的作用。目前,BGA已成為極其熱門的IC封裝技術,其全球市場規模在2000年為12億塊,預計2005年市場需求將比2000年有70%以上幅度的增長。
隨著全球電子產品個性化、輕巧化的需求蔚為風潮,封裝技術已進步到CSP(Chip Size Package)。它減小了晶片封裝外形的尺寸,做到裸晶片尺寸有多大,封裝尺寸就有多大。即封裝後的IC尺寸邊長不大於晶片的1.2倍,IC面積只比晶粒(Die)大不超過1.4倍。
CSP封裝又可分為四類:
1.Lead Frame Type(傳統導線架形式),代表廠商有富士通、日立、Rohm、
高士達(Goldstar)等等。
2.Rigid Interposer Type(硬質內插板型),代表廠商有摩托羅拉、索尼、東芝、松下等等。
3.Flexible Interposer Type(軟質內插板型),其中最有名的是Tessera公司的microBGA,CTS的sim-BGA也採用相同的原理。其他代表廠商包括通用電氣(GE)和NEC。
4.Wafer Level Package(晶圓尺寸封裝):有別於傳統的單一晶片封裝方式,WLCSP是將整片晶圓切割為一顆顆的單一晶片,它號稱是封裝技術的未來主流,已投入研發的廠商包括FCT、Aptos、卡西歐、EPIC、富士通、三菱電子等。
CSP封裝具有以下特點:
1.滿足了晶片I/O引腳不斷增加的需要。
2.晶片面積與封裝面積之間的比值很小。
3.極大地縮短延遲時間。
CSP封裝適用於腳數少的IC,如記憶體條和便攜電子產品。未來則將大量套用在信息家電(IA)、數位電視(DTV)、電子書(E-Book)、無線網路WLAN/GigabitEthemet、ADSL/手機晶片、藍芽(Bluetooth)等新興產品中。
六、MCM多晶片模組
為解決單一晶片集成度低和功能不夠完善的問題,把多個高集成度、高性能、高可靠性的晶片,在高密度多層互聯基板上用SMD技術組成多種多樣的電子模組系統,從而出現MCM(Multi Chip Model)多晶片模組系統。
MCM具有以下特點:
1.封裝延遲時間縮小,易於實現模組高速化。
2.縮小整機/模組的封裝尺寸和重量。
3.系統可靠性大大提高。
傑克·基爾比生平
教育背景:
1947年,電子工程學士,伊利諾斯大學
1950年,電子工程碩士,威斯康星大學,德克薩斯州
職業經歷:
1947年~1958年 中央實驗室,威斯康星州,密爾瓦基
1958年~1970年 德州儀器公司,德克薩斯州,達拉斯
1970年11月 自德州儀器公司離職,但繼續為其擔任兼職顧問