鎖相環[路](phase-locked loop,PLL)是1993年公布的電子學名詞。
基本介紹
- 中文名:鎖相環[路]
- 外文名:phase-locked loop,PLL
- 所屬學科:電子學_電子線路與網路
- 公布時間:1993年
鎖相環[路](phase-locked loop,PLL)是1993年公布的電子學名詞。
鎖相環是指一種電路或者模組,它用於在通信的接收機中,其作用是對接收到的信號進行處理,並從其中提取某個時鐘的相位信息。或者說,對於接收到的信號,仿製一個時鐘信號,使得這兩個信號從某種角度來看是同步的(或者說,相干的)。由...
這種控制環路是以信號的相位作為輸入量和輸出量的反饋系統,故稱作相位反饋控制環路,簡稱鎖相環路。它是利用相位誤差信號來控制壓控振盪器的頻率,最終可使輸出信號的相位鎖定在輸入信號的相位上。相位反饋控制環路,如圖1-3-3所示。它是由...
鎖相環[路]鎖相環[路](phase-locked loop,PLL)是1993年公布的電子學名詞。公布時間 1993年,經全國科學技術名詞審定委員會審定發布。出處 《電子學名詞》。
由於鎖相環路結構簡單性能優越等 特點廣泛套用於無線電通信、數字電 視、廣播等眾多領域。概括起來相鎖環的 套用主要以下幾方面。(1)時鐘發生器頻率綜合器。鎖相環鎖 定後輸出時鐘頻率是輸入時鐘頻率的N 倍也就是說鎖相環可以從低頻...
(1)數字環路鑒相器(DPD)數字鑒相器也稱採樣鑒相器,是用來比較輸入信號與壓控振盪器輸出信號的相位,它的輸出電壓是 對應於這兩個信號相位差的函式。它是鎖相環路中的關鍵部件,數字鑒相器的形式可分為:過零採樣鑒相器、觸發器...
數字鎖相環(digital phase-locked loop)是用數位訊號處理技術和數字電路構成的鎖相環路。載波鎖相環(PLL)是接收機核心部件,現多用數字鎖相環取代了傳統的模擬環。數字鎖相環採用快速傅立葉變換(FFT)對下行載波信號進行快速頻譜...
全數字鎖相環路的組成與模擬鎖相環路基本相同,即也是由相位檢測器、環路濾波器和壓控振盪器等基本部件構成,但這些部件全部採用數字電路。全部採用數字電路、在數字鎖相環路中,時鐘源通常不直接受控,不同於模擬鎖相環路中的壓控...
鎖相環路是一個相位誤差控制系統 ,通過比較輸入信號與壓控振盪器輸出信號之間的相位差 , 產生一個對應於 2 個信號相位差的誤差電壓 , 該誤差電壓經處理後去調整壓控振盪器的頻率或相位 。當環路鎖定時 ,誤差控制電壓為一固定值 ,...
《CMOS集成鎖相環電路設計》是2013年清華大學出版社出版的圖書,作者是張剛。圖書簡介 本書以CMOS鎖相環及其在射頻頻率合成器和時鐘恢復中的套用為主題,詳細討論了相關基礎原理、系統考量和電晶體級實用電路設計。全書共14章。第1~4章...
《直流電動機速度控制鎖相環路》是1985年科學出版社出版的圖書,作者是(美)蓋格(Geiger, D.F.)內容簡介 這是一本系統敘述電動機速度控制鎖相環路理論和工程問題的專著.書中著重闡明了具有數字積分器的鎖相環路分析和設計方法.全書...
1.2 鎖相環路(PLL)電路基礎 4 1.2.1 鎖相環路的基本結構與工作原理 4 1.2.2 數字鎖相式頻率合成器的基本結構與工作原理 7 1.2.3 全數字鎖相環的基本結構與工作原理 8 1.3 直接數字式頻率合成器(DDS)基礎 14 1.3.1...
《鎖相環(PLL)電路設計與套用》是“圖解電子工程師實用技術叢書”之一,《鎖相環(PLL)電路設計與套用》主要介紹鎖相環 (PLL)電路的設計與套用,內容包括PLL工作原理與電路構成、PLL電路的傳輸特性、PLL電路中環路濾波器的設計方法、PLL...
考斯脫斯環路,亦稱同相一正交跟蹤環路,由兩個互相正交的通道組成的用以相干解調PSK及QPSK信號的鎖相環路。【考斯脫斯環路】Costas loop 考斯脫斯環是用來解調雙邊帶抑制載波的信號的,也是二相或四相移相鍵控信號解調的專用環路。考斯...
0.3 鎖相環路的基本特徵 0.4 鎖相技術的套用 0.5 頻率合成技術 第1章 鎖相環路的基本工作原理 1.1 鎖定與跟蹤的概念 1.1.1 相位關係 1.1.2 環路的工作狀態 1.1.3 環路的工作過程及性能要求 1.2 環路的組成 1.2.1...
環路頻寬(loop bandwidth)是鎖相環路等效的窄帶跟蹤濾波器的噪聲頻寬。環路頻寬選取主要依據以下幾點。(1)保證環路信噪比在門限以上。由於鎖相環路存在一個噪聲門限,當環路信噪比低於門限時,環路將不能正常鎖定和跟蹤。當輸入噪聲增大...
圖2是三環路頻率合成器方框圖。圖中PLL—2為高位環,工作頻率高;PLL—1為低位環,經除M分頻後工作頻率較低;PLL—3為混頻環,經混頻環後輸出頻率,f=(MN2+N1),頻率分辨力為f/M。集成鎖相頻率合成器 有由單片集成鎖相環與...
環路濾波器的形式和參數的選取是鎖相環路設計與調試的關鍵, 在 VCO 和鑒相器設計確定的情況下,環路濾波器的傳遞函式直接決定了整個環路的傳遞函式 ,從很大程度上決定了環路的噪聲性能 、捕獲和跟蹤性能。雙 D鑒相器的兩路輸出分別進入...
兩個輸入的正弦信號的和與差分別加於檢波二極體 ,檢波後的電位差即為鑑相器的輸出電壓。這種鑒相器的鑒相特性為鋸齒形。因它兼具鑒頻作用,故稱鑒頻鑒相器。PLL介紹 我們所說的PLL。其實就是鎖相環路,簡稱為鎖相環。許多電子...
捕獲範圍,在一定信噪比條件下,鎖相環路能從初始狀態或失鎖狀態進入鎖定狀態的輸入信號頻率的最大偏移範圍。鎖相環是一個系統跟蹤另一個系統的裝置,更精確地說,就是一個系統中由振盪器產生的輸出信號在頻率和相位上與參考信號或輸入...
微波統一系統設計鎖相環路實現對弱信號的接收解調。鎖相環路實際上是一個頻帶很窄的相位跟蹤環,能很好地從低信噪比信號中提取有用信息,完成載波信號的頻率、相位捕獲與跟蹤,並為正交解調器提供基準信號。為改善鎖相環路的頻率捕獲速度...
隨著大規模積體電路和超大規模積體電路技術的發展和成熟,小尺寸 、高性能 、低成本的單片射頻 /微波鎖相環路能夠大規模批量生產, 鎖相頻率綜合器迅速代替了直接頻率合成器 。 1971年, T ierney等人首次提出了直接數字頻率合成的方法, ...
作者詳細分析了鎖相環路的結構及組成,並介紹了消除噪聲的設計方法。VSPACE=12 HSPACE=12 ALT="圖1:鎖相環在時鐘產生中套用。鎖相環廣泛套用於時鐘系統設計中,其中包括相位同步以及時鐘倍頻等套用。通常,當晶片工作頻率高於一定頻率時...
這種方法優點是由於鎖相環路相當於一個窄帶跟蹤濾波器,因此能很好地選擇所需頻率的信號,抑止雜散分量,避免了大量使用濾波器,有利於集成化和小型化。第三代:直接數字頻率合成技術。20世紀70年代以來,隨著數字積體電路和微電子技術的...
第三章 間接頻率合成技術——鎖相頻率合成技術 3.1 鎖相環路的基本組成和工作原理 3.1.1 鎖相環路的基本組成 3.1.2 鎖相環路的工作原理 3.2 鎖相環路的相位模型及動態方程 3.2.1 鎖相環路的相位模型 3.2.2 ...
第三章 間接頻率合成技術——鎖相頻率合成技術 3.1 鎖相環路的基本組成和工作原理 3.1.1 鎖相環路的基本組成 3.1.2 鎖相環路的工作原理 3.2 鎖相環路的相位模型及動態方程 3.2.1 鎖相環路的相位模型 3.2.2 ...
9.5鎖相環路性能分析 9.5.1基本環路方程 9.5.2鎖相環路的相位模型和基本方程 9.5.3環路鎖定原理 9.5.4鎖相環路捕捉過程的定性分析 9.5.5鎖相環路的基本套用 9.6單片集成鎖相環路典型電路 9.6.1NE562 9.6.2模擬...
7.4 自動相位控制電路——鎖相環路 7.4.1 鎖相環路的基本工作原理 7.4.2 鎖相環路的捕捉過程 7.4.3 集成鎖相環 7.4.4 鎖相環路的套用 7.5 頻率合成技術 7.5.1 頻率合成技術的基本概念 7.5.2 直接頻率...