數字電子技術基礎簡明教程(第3版)

數字電子技術基礎簡明教程(第3版)

《數字電子技術基礎簡明教程(第3版)》是2006年高等教育出版社出版的圖書,作者是清華大學電子學教研組,余孟嘗。

基本介紹

  • 書名:數字電子技術基礎簡明教程(第3版)
  • 作者:清華大學電子學教研組,余孟嘗
  • 出版社:高等教育出版社
  • 出版時間:2006年07月01日
  • 開本:16 開
  • 裝幀:平裝
  • ISBN:9787040189216
內容簡介,圖書目錄,
《數字電子技術基礎簡明教程(第三版)》前一版以通俗全催易懂、便於自學的特點廣受全國高校師生歡迎,是電子技術基礎課程比較有影響的教材之一。與上一版相比,主要有以下變化:
1.進一步刪減比較陳舊和煩瑣的內容。例如:器件內部工作原理介紹,基本分析設計方法舉例數量等。
2.引入VHDL和EDA技術並溶入到有關章節中。3加強聯繫實際。例如:典型器件套用舉例及器件選用等。全書內容共7章,分別是邏輯代數與EDA技術基礎、門電路、戒判籃組合邏輯電路、觸發器、時序邏輯電路、脈衝產生與整形電路、數模與模數轉換電路。
《數字電子技術基企抹再礎簡明教程(第三版)》簡明扼要,深入淺出,便於自學,可作為高校電氣信息類及相關專業“數字電子技術”課程教材,也可供從事電子技術工作的工程技術人員參考。
第1章 邏輯代數與EDA技術的基礎知識
內容提要
概述
1.1 邏輯代數的基本概念、公式和定理
1.1.1 基本和常用邏輯運算
1.1.2 公式和定理
1.2 邏輯函式的化簡方法
1.2.1 邏輯函式的標準與或式和最簡式
1.2.2 邏輯函式的公式化簡法
1.2.3 邏輯函式的圖形化簡法
1.2.4 具有約束的邏輯函式的化簡
1.3 邏輯函式的表示方法及其相互之間的轉換
1.3.1 幾種表示邏輯函式的方法
1.3.2 幾種表示方法之間的轉換
1.4 EDA技術的基礎知識
1.4.1 VHDL語言基礎
1.4.2 MAX+plusⅡ的套用
本章小結
自我檢查題
思考題與習題
第2章 門電路
內容提要
概述
2.1 半導體二極體、三極體和MOS管的開關特性
2.1.1 理想開關的開關特性
2.1.2 半導體二極體的開關特性
2.1.3 半導體三極體的開關特性
2.1.4 MOS管的開關特性
2.2 分立元器件門電路
2.2.1 二極體與門和或門
2.2.2 三極體非門(反相器)
2.3 CMOS集成門電路
2.3.1 CMOS反相器
2.3.2 CMOS與非門、或非門、與門和或門
2.3.3 CMOS與或非門和異或門
2.3.4 CMOS傳輸門、三態門和漏極開路門
2.3.5 CMOS電路產品系列、提狼糠主要特點和使用中應注意的幾個問題
2.4 YTL集成門電路
2.4.1 TTL反相器
2.4.2 TTL與非門、或非門、與門、或門、與或非門和異或門
2.4.3 TTL集電極開路門和三態門
2.4.4 TTL積體電路和其他雙極型積體電路
2.5 門電路的VHDL描述及其仿真
2.5.1 門電路的VHDL描述
2.5.2 門電路的仿真
本章小結
自我檢查題
思考題與汗捉捆祝習題
第3章 組合邏輯電路
內容提要
概述
3.1 組合電路的基本分析方法和設計方法
3.1.1 組合電路的基本分析方法
3.1.2 組合電路的基本設計方法
3.2 加法器和數值比較器
3.2.1 加法器
3.2.2 數值比較器
3.3 編碼器和解碼器
3.3.1 編碼器
3.3.2 解碼器
3.4 數據選擇器和分配器
3.4.1 數據選擇器
3.4.2 數據分配器
3.5 用中規模積體電路實現組合邏輯函式
3.5.1 用數據選擇器實現組合邏輯函式
3.5.2 用二進制解碼器實現組再檔料應合邏輯函式
3.6.1 ROM的結構及工作原理
3.6.2 ROM套用舉例及容量擴展
3.7 組合電路中的競爭冒險
3.7.1 競爭冒險的概念及產生原因
3.7.2 消除競爭冒險的方法
3.8 組合邏輯電路的VHDL描述及其仿真
3.8.1 組合邏輯電路的VHDI..描述
3.8.2 組合邏輯電路的仿真
本章小結
自我檢查題
思考題與習題
第4章 觸發器
內容提要
概述
4.1 基本觸發器
4.1.1 用與非門組成的基本觸發器
4.1.2 用或非門組成的基本觸發器
4.1.3 集成基本觸發器
4.2 同步觸發器
4.2.1 同步RS觸發器
4.2.2 同步D觸發器
4.3.1 邊沿D觸發器
4.3.2 邊沿JK觸發器
4.3.3 邊沿觸發器的功能分類、功能表示方法及轉換
4.4 觸發器的電氣特性
4.4.1 靜態特性
4.4.2 動態特性
4.5 觸發器的VHDL描述及其仿真
4.5.1 觸發器的VHDL描述
4.5.2 觸發器的仿真
本章小結
自我檢查題
思考題與習題
第5章 時序邏輯電路
內容提要
概述
5.1 時序電路的基本分析和設計方法
5.1.1 時序電路的基本分析方法
5.1.2 時序電路的基本設計方法
5.2 計數器
5.2.1 計數器的特點和分類
5.2.3 十進制計數器
5.2.4 Ⅳ進制計數器
5.3 暫存器和讀/寫存儲器
5.3.1 暫存器的主要特點和分類
5.3.2 基本暫存器
5.3.3 移位暫存器
5.3.4 移位暫存器型計數器
5.3.5 讀/寫存儲器
5.4 順序脈衝發生器
5.4.1 計數煉舟放型順序脈衝發生器
5.4.2 移位型順序脈衝發生器
5.4.3 用:MSI構成順序脈衝發生器
5.5 可程式邏輯器件和時序電路的VHDL描述及其仿真
5.5.1 可程式邏輯器件
5.5.2 時序邏輯電路的VHDI,描述及其仿真
本章小結
自我檢查題
思考題與習題
第6章 脈衝產生與整形電路
內容提要
概述
6.1.1 用555定時器構成的施密特觸發器
6.1.2 集成施密特觸發器
6.1.3 施密特觸發器套用舉例
6.2.1 用555定時器構成的單穩態觸發器
6.2.2 集成單穩態觸發器
6.2.3 單穩態觸發器套用舉例
6.3.1 用555定時器構成的多諧振盪器
……
第7章 數模與模數轉換電路
參考文獻
2.5.1 門電路的VHDL描述
2.5.2 門電路的仿真
本章小結
自我檢查題
思考題與習題
第3章 組合邏輯電路
內容提要
概述
3.1 組合電路的基本分析方法和設計方法
3.1.1 組合電路的基本分析方法
3.1.2 組合電路的基本設計方法
3.2 加法器和數值比較器
3.2.1 加法器
3.2.2 數值比較器
3.3 編碼器和解碼器
3.3.1 編碼器
3.3.2 解碼器
3.4 數據選擇器和分配器
3.4.1 數據選擇器
3.4.2 數據分配器
3.5 用中規模積體電路實現組合邏輯函式
3.5.1 用數據選擇器實現組合邏輯函式
3.5.2 用二進制解碼器實現組合邏輯函式
3.6.1 ROM的結構及工作原理
3.6.2 ROM套用舉例及容量擴展
3.7 組合電路中的競爭冒險
3.7.1 競爭冒險的概念及產生原因
3.7.2 消除競爭冒險的方法
3.8 組合邏輯電路的VHDL描述及其仿真
3.8.1 組合邏輯電路的VHDI..描述
3.8.2 組合邏輯電路的仿真
本章小結
自我檢查題
思考題與習題
第4章 觸發器
內容提要
概述
4.1 基本觸發器
4.1.1 用與非門組成的基本觸發器
4.1.2 用或非門組成的基本觸發器
4.1.3 集成基本觸發器
4.2 同步觸發器
4.2.1 同步RS觸發器
4.2.2 同步D觸發器
4.3.1 邊沿D觸發器
4.3.2 邊沿JK觸發器
4.3.3 邊沿觸發器的功能分類、功能表示方法及轉換
4.4 觸發器的電氣特性
4.4.1 靜態特性
4.4.2 動態特性
4.5 觸發器的VHDL描述及其仿真
4.5.1 觸發器的VHDL描述
4.5.2 觸發器的仿真
本章小結
自我檢查題
思考題與習題
第5章 時序邏輯電路
內容提要
概述
5.1 時序電路的基本分析和設計方法
5.1.1 時序電路的基本分析方法
5.1.2 時序電路的基本設計方法
5.2 計數器
5.2.1 計數器的特點和分類
5.2.3 十進制計數器
5.2.4 Ⅳ進制計數器
5.3 暫存器和讀/寫存儲器
5.3.1 暫存器的主要特點和分類
5.3.2 基本暫存器
5.3.3 移位暫存器
5.3.4 移位暫存器型計數器
5.3.5 讀/寫存儲器
5.4 順序脈衝發生器
5.4.1 計數型順序脈衝發生器
5.4.2 移位型順序脈衝發生器
5.4.3 用:MSI構成順序脈衝發生器
5.5 可程式邏輯器件和時序電路的VHDL描述及其仿真
5.5.1 可程式邏輯器件
5.5.2 時序邏輯電路的VHDI,描述及其仿真
本章小結
自我檢查題
思考題與習題
第6章 脈衝產生與整形電路
內容提要
概述
6.1.1 用555定時器構成的施密特觸發器
6.1.2 集成施密特觸發器
6.1.3 施密特觸發器套用舉例
6.2.1 用555定時器構成的單穩態觸發器
6.2.2 集成單穩態觸發器
6.2.3 單穩態觸發器套用舉例
6.3.1 用555定時器構成的多諧振盪器
……
第7章 數模與模數轉換電路
參考文獻

相關詞條

熱門詞條

聯絡我們