微型計算機原理與結構(21世紀高職高專規劃教材計算機專業基礎系列)

微型計算機原理與結構(21世紀高職高專規劃教材計算機專業基礎系列)

《微型計算機原理與結構(21世紀高職高專規劃教材計算機專業基礎系列)》是2005年12月18日出版的圖書。

基本介紹

  • 書名:微型計算機原理與結構(21世紀高職高專規劃教材計算機專業基礎系列)
  • ISBN:9787302102243
  • 定價:26元
  • 出版社清華大學出版社
  • 出版時間:2005年12月18日
  • 裝幀:平裝
  • 印次:1-2
編輯推薦,目錄,

編輯推薦


本書共分十三章,前八章為“原理篇”、後五章為“結構篇”。在“原理篇”中,通過一個充分簡化但功能完整的“模型計算機”,向讀者深入淺出地介紹了計算機的基本組成和工作原理。為了避免理論知識與實際內容的脫節,在“結構篇”中,本書以個人計算機為例,以“原理篇”的內容為基礎,向讀者介紹了現代個人計算機的體系結構和主要設備的工作原理,使讀者既能深入地理解計算機硬體的工作原理,又能較全面地了解和掌握現代微型計算機的結構和技術。
本書為普通高等教育“十一五”國家級規劃教材。

目錄

原理篇
第1章 計算機概論
1.1 序言
1.2 二進制數
1.2.1 表示法
1.2.2 計算規則
1.2.3 二進制數與十進制數的轉換
1.2.4 八進制數和十六進制數
1.3 計算機組成
1.3.1 概述
1.3.2 存儲器
1.3.3 運算器
1.3.4 控制器
1.3.5 輸入/輸出設備
習題1
第2章 數字電路基礎
2.1 邏輯量的基本運算
2.2 邏輯電路的實現
2.2.1 電晶體
2.2.2 基本邏輯門電路
2.3 邏輯代數
2.3.1 概述
2.3.2 基本公式
2.3.3 邏輯表達式化簡
2.4 常用數字電路
2.4.1 傳送門
2.4.2 加法器
2.4.3 多路選擇器
2.4.4 解碼器
2.4.5 優先權編碼器
2.4.6 觸發器與暫存器
習題2
第3章 機器數與編碼
3.1 機器數
3.1.1 字和字長
3.1.2 有符號機器數的表示法
3.1.3 負數補碼與真值之間的轉換
3.1.4 補碼加減運算
3.1.5 機器數的大小比較與移碼
3.2 計算機中常用數據類型
3.2.1 整數
3.2.2 實數
3.3 二進制編碼
3.3.1 十進制數字的二進制編碼
3.3.2 ASCII碼
習題3
第4章 模型計算機
4.1 基本結構
4.2 存儲空間與堆疊
4.3 CPU組成
4.3.1 算術邏輯運算單元
4.3.2 標誌暫存器
4.3.3 暫存器組
4.3.4 其他專用暫存器
4.4 指令系統
4.4.1 尋方式
4.4.2 傳送類指令
4.4.3 操作類指令
4.4.4 程式控制類指令
習題4
第5章 半導體存儲器
5.1 概述
5.2 存儲器工作原理
5.2.1 唯讀存儲器ROM
5.2.2 靜態隨機存儲器SRAM
5.2.3 動態隨機存儲器DRAM
5.3 記憶體儲器構成
5.3.1 存儲晶片的連線
5.3.2 記憶體構成舉例
習題5
第6章 中央處理器
6.1 組成
6.2 功能電路
6.2.1 傳送門
6.2.2 暫存器
6.2.3 算術邏輯運算單元
6.2.4 移位器
6.2.5 標誌暫存器
6.2.6 增量器
6.3 機器指令格式
6.4 控制器
6.4.1 時鐘與微操作
6.4.2 控制器組成及工作過程
6.4.3 微指令與微操作信號
6.4.4 微程式控制器
6.5 指令流程
習題6
第7章 輸入/輸出技術
7.1 輸入/輸出概論
7.1.1 I/O接口
7.1.2 I/O連線埠編址
7.2 I/O傳送方式
7.2.1 直接傳送
7.2.2 查詢傳送
7.2.3 中斷傳送
7.2.4 DMA傳送
7.3 程式中斷技術
7.3.1 概述
7.3.2 中斷源
7.3.3 中斷回響
7.3.4 確定中斷泊
7.3.5 多級中斷
7.4 模型計算機中斷系統
7.4.1 中斷回響與控制
7.4.2 中斷服務程式
7.4.3 中斷技術實現
7.5 模型計算機DMA技術
7.5.1 匯流排共享控制
7.5.2 DMA控制器
7.5.3 DMAC功能電路與控制邏輯
7.6 數據通信基本概念
7.6.1 數據通信系統
7.6.2 數據傳送方式
7.6.3 串列傳送的核心電路
7.6.4 傳輸同步技術
7.6.5 通信模式
7.6.6 數據傳輸速率
習題7
第8章 彙編語言程式設計基礎
8.1 概述
8.2 模型計算機彙編語言
8.2.1 常數
8.2.2 符號名
8.2.3 彙編語言語句
8.2.4 表達式
8.2.5 偽指令
8.2.6 彙編語言程式基本組成
8.3 程式設計基本方法
8.3.1 順序程式設計
8.3.2 分支程式設計
8.3.3 循環程式設計
8.3.4 子程式設計
習題8
結構篇
第9章 個人計算機體系結構
9.1 概述
9.2 PC設備管理技術
9.2.1 即插即用
9.2.2 電源管理
9.3 匯流排
9.3.1 匯流排控制
9.3.2 標準系統擴展匯流排簡介
9.3.3 性能指標
9.4 常用標準接口
9.4.1 並行接口
9.4.2 串列接口
9.4.3 USB
9.5 匯流排連線控制電路
9.5.1 雙橋結構
9.5.2 控制中心結構
習題9
第10章 記憶體儲器系統
10.1 動態存儲器
10.1.1 讀寫周期
10.1.2 刷新周期
10.1.3 DRAM控制器
10.2 突發存取
10.2.1 概述
10.2.2 DRAM突發存取操作
10.3 高速緩衝存儲器Cache
習題10
第11章 處理器系統
11.1 Intel8086處理器
11.1.1 存儲空間
11.1.2 處理器結構
11.1.3 指令系統
11.1.4 I/O空間與中斷系統
11.2 Intel80486處理器
11.2.1 存儲空間
11.2.2 處理器結構
11.2.3 浮點運算單元簡介
11.2.4 指令系統
11.2.5 I/O空間與中斷系統
11.2.6 多任務管理控制
11.2.7 保護機制
11.3 現代處理器結構
11.3.1 指令流水線
11.3.2 先行控制原理
11.3.3 超標量與超流水線技術
11.3.4 CISC和RISC
11.3.5 Pentium處理器簡介
11.4 CPU性能指標
11.5 新一代64位處理器簡介
習題11
第12章 外部設備
12.1 硬碟
12.1.1 磁碟信息組織
12.1.2 分區與格式化
12.1.3 硬碟驅動器結構
12.1.4 硬碟技術指標與接口
12.2 顯示系統
12.2.1 顯示器工作原理
12.2.2 彩色顯示器
12.2.3 顯示控制電路
12.2.4 技術指標與接口標準
12.3 鍵盤
12.3.1 工作原理
12.3.2 接口標準
12.4 滑鼠器
12.4.1 工作原理
12.4.2 接口標準
習題12
第13章 基本輸入輸出系統BIOS
13.1 概述
13.2 實時時鐘電路
13.3 系統參數的建立
13.3.1 標準CMOS設定
13.3.2 晶片組及BIOS選項設定
13.3.3 電源管理設定
13.3.4 PnP與PCI設定
附錄A 邏輯符號標準對照表
附錄B ASCII碼
附錄C 模型計算機指令系統表
附錄D 模型計算機指令周期表
附錄E Intel8086指令系統簡表
參考文獻

相關詞條

熱門詞條

聯絡我們