《多值邏輯電路與神經網路和模糊計算機 》是 2002 國防工業出版社 出版的圖書,作者是陳書開著
基本介紹
- 書名:多值邏輯電路與神經網路和模糊計算機
- 作者:陳書開著
- 出版社:國防工業出版社
- 出版時間:2002
圖書信息,摘要信息,圖書目錄,
圖書信息
題 名: 多值邏輯電路與神經網路和模糊計算機
題名拼音: duo zhi luo ji dian lu yu shen jing wang luo he mo hu ji suan ji
I S B N: 7-118-02752-9
責 任 者: 陳書開著
出 版 社: 國防工業出版社
出版地點: 北京
出版時間: 2002
載體形態: 14,258頁
主 題 詞: 模糊邏輯
中圖分類號: TN79 TP18
附註說明: 長沙電力學院學術專著出版基金資助
摘要信息
全書分為兩篇。第1篇介紹幾種常用的多值邏輯代數,並給出一系列功能完備的多值邏輯電路;第2篇介紹模糊邏輯的基本概念、模糊邏輯基本電路設計、人工神經網路和多值模糊計算機的設計思想。
圖書目錄
目錄
第1篇 多值邏輯電路與四值計算機
第1章 緒論
1.1 多值邏輯及多值邏輯電路發展簡介
1.1.1 多值邏輯發展主線
1.1.2 我國多值邏輯研究的進展
1.2 多值邏輯電路概述
1.2.1 多值邏輯的基本邏輯單元及完備性
1.2.2 多值邏輯電路的分類
1.3 多值邏輯電路的套用
1.3.1 多值邏輯功能部件
1.3.2 多值數字系統
1.3.3 多值邏輯與計算機
1.3.4 多值邏輯在模糊控制器中的套用
1.3.5 多值邏輯在圖像處理中的套用
1.3.6 多值邏輯與人工智慧
參考文獻
第2章 多值邏輯代數系統
2.1 多值代數系統
2.1.1 Post代數
2.1.2 Vranesic-Lee-Smith代數
2.1.3 模代數
2.1.4 Disjoint代數
2.1.5 T門運算元
2.2 多值邏輯變數與邏輯函式
2.3 多值邏輯運算與邏輯函式的描述
2.3.1 多值邏輯“或”運算
2.3.2 多值邏輯“與”運算
2.3.3 多值邏輯“閾”運算
2.3.4 多值邏輯“非”運算
2.3.5 多值邏輯複合運算
2.3.6 多值邏輯T門運算
2.3.7 多值正循環運算
2.3.8 多值邏輯函式的描述
2.4 多值邏輯代數的運算法則
2.5 多值邏輯函式的化簡
2.5.1 多值邏輯函式的K覆蓋化簡法
2.5.2 多值邏輯函式的列表化簡法
2.5.3 T門組合邏輯的化簡原則
參考文獻
第3章 三值TTL門電路的研究與實現
3.1 多值邏輯約定
3.2 TTL三值非門電路的設計
3.2.1 邏輯電平級間擺幅為0.7V的TTL三值非門
3.2.2 邏輯電平級間擺幅為1.4V的TTL三值非門
3.2.3 邏輯電平級間擺幅為2.1V的TTL三值非門
3.2.4 TTL三值非門的輸入、輸出特性
3.3 TTL三值取小非門電路
3.4 TTL三值取大非門電路
3.5 TTL四態門電路
3.5.1 與非四態門
3.5.2 或非四態門
3.6 TTL三值閾門電路
3.6.1 電路結構原理
3.6.2 電壓轉移特性曲線的仿真結果及分析
3.7 TTL三值T門電路
3.7.1 三值T運算
3.7.2 三值T門電路結構原理
第4章 四值TTL門電路的研究與實現
4.1 四值非門電路
4.2 四值取小非門
4.3 四值取大非門
4.4 五態門電路
4.4.1 與非五態門
4.4.2 或非五態門
4.5 TTL四值閾門電路
4.5.1 電路結構原理
4.5.2 電壓轉移特性曲線的仿真結果及分析
4.6 四值T門電路
4.6.1 四值T運算
4.6.2 電路結構原理
4.7 四值與門電路的設計
4.7.1 四值與運算及真值表
4.7.2 電路結構原理
4.7.3 計算機仿真
4.8 四值或門電路的設計
4.8.1 四值“或”運算及真值表
4.8.2 電路結構原理
4.9 四值TTL正循環門電路
4.9.1 四值正循環運算及真值表
4.9.2 電路結構原理
第5章 八值TTL門電路的研究與實現
5.1 八值邏輯基本運算與邏輯定義
5.1.1 八值邏輯基本運算
5.1.2 八值邏輯約定
5.2 八值與門電路的設計
5.2.1 八值“與”運算及真值表
5.2.2 電路結構原理
5.2.3 計算機仿真
5.3 八值或門電路的設計
5.3.1 八值“或”運算及真值表
5.3.2 電路結構原理
5.3.3 電壓轉移特性仿真
5.4 八值與非門電路的設計
5.4.1 八值“與非”運算及真值表
5.4.2 電路結構原理
5.4.3 電壓轉移特性仿真
5.5 九態門電路的設計
5.6 八值TTL正循環門電路
5.6.1 八值正循環運算及真值表
5.6.2 電路結構原理
5.6.3 輸入輸出電壓仿真
5.7 八值TTL閾門電路
5.7.1 八值“閾”運算及真值表
5.7.2 電路結構原理
第6章 多值組合邏輯電路設計
6.1 多值組合邏輯電路的分析與設計
6.1.1 多值組合邏輯電路的特點
6.1.2 多值組合邏輯電路的分析
6.1.3 多值組合邏輯電路的設計
6.2 三值組合邏輯電路的設計
6.3 四值組合邏輯電路的設計
參考文獻
第7章 任意值觸發器的研究與設計
7.1 任意值觸發器的研究概述
7.2 四值基本RS觸發器
7.2.1 由與非門構成的四值基本RS觸發器
7.2.2 由或非門構成的四值基本RS觸發器
7.3 同步四值觸發器
7.3.1 同步四值RS觸發器
7.3.2 同步四值D觸發器
7.3.3 同步四值JK觸發器
7.4 主從結構四值觸發器
7.4.1 主從結構四值RS觸發器
7.4.2 主從結構四值D觸發器
7.4.3 主從結構四值JK觸發器
7.5 不同類型四值觸發器之間的轉換
7.5.1 四值RS觸發器轉換成四值D觸發器和四值JK觸發器
7.5.2 四值D觸發器轉換成四值JK觸發器
7.5.3 四值JK觸發器轉換成四值D觸發器
第8章 任意值時序邏輯電路的研究與設計
8.1 四值時序邏輯電路的特點及設計步驟
8.1.1 四值時序邏輯電路的特點
8.1.2 四值時序邏輯電路的設計步驟
8.2 四值基本暫存器的設計
8.2.1 雙拍接收方式的四值數碼暫存器
8.2.2 單拍接收方式的四值數碼暫存器
8.3 單向四值移位暫存器的設計
8.3.1 串入-串出/並出四值移位暫存器
8.3.2 併入/串入-串出四值移位暫存器
8.3.3 併入/串入-串出/並出四值移位暫存器
8.4 雙向四值移位暫存器
8.5 異步四進制計數器的設計
8.5.1 異步四進制加法計數器的設計
8.5.2 異步四進制減法計數器的設計
8.6 同步四進制計數器的設計
8.6.1 同步四進制加法計數器的設計
8.6.2 同步四進制減法計數器的設計
8.7 四進制可逆計數器的設計
8.7.1 異步四進制可逆計數器
8.7.2 同步四進制可逆計數器
第9章 四值計算機
9.1 多值數字系統的設計方法
9.1.1 概述
9.1.2 多值數字系統的設計步驟
9.2 四值計算機系統的結構設計
9.2.1 引言
9.2.2 為什麼要研製四進制電子計算機
9.2.3 四進制計算機系統硬體的基本結構
9.2.4 四進制計算機的優越性
第2篇 模糊邏輯與神經網路和模糊計算機
第10章 模糊邏輯概論
10.1 模糊邏輯的創立及發展
10.2 模糊現象、模糊概念與模糊邏輯
10.3 模糊邏輯技術的套用
10.4 模糊邏輯與計算機
10.5 模糊邏輯與人工智慧
10.5.1 模糊邏輯與專家系統
10.5.2 模糊邏輯與神經網路
第11章 模糊邏輯的集合論基礎
11.1 普通集合與模糊集合
11.1.1 普通集合及其特徵
11.1.2 模糊集合及其表示方法
11.2 模糊集合的運算及其性質
11.2.1 模糊集合的基本運算
11.2.2 模糊集合的代數運算
11.2.3 模糊集合的一些特殊運算
11.3 模糊集合與普通集合的轉化
11.3.1 截集
11.3.2 分解定理
11.4 隸屬函式的確定原則及方法
11.4.1 隸屬函式的確定原則
11.4.2 隸屬函式的確定方法
11.4.3 常用的模糊分布
11.5 模糊關係
11.5.1 模糊關係的定義
11.5.2 模糊關係的運算
11.5.3 模糊關係的合成
11.5.4 模糊關係的性質與模糊等價關係
11.6 模糊邏輯與模糊推理
11.6.1 模糊邏輯
11.6.2 模糊語言
11.6.3 模糊推理
11.7 精確量的模糊化方法
11.8 模糊量的清晰化方法
11.8.1 min-max重心法
11.8.2 最大隸屬法
參考文獻
第12章 模糊邏輯電路的設計
12.1 模糊邏輯門電路的設計
12.1.1 模糊邏輯運算元
12.1.2 模糊邏輯取小門電路的設計
12.1.3 模糊邏輯取大門電路的設計
12.1.4 模糊邏輯取補門電路的設計
12.1.5 複合模糊邏輯門電路的設計
12.2 模糊觸發器電路的設計
12.2.1 基本模糊觸發器電路
12.2.2 同步模糊觸發器電路
12.3 模糊數據暫存器
第13章 人工神經網路的硬體實現
13.1 人工神經元
13.1.1 人工神經元的模型
13.1.2 神經元處理信息的理想模式
13.1.3 人工神經網路的結構類型
13.2 模糊電子神經元的結構與設計
13.2.1 模糊電子神經元的結構
13.2.2 模糊電子神經元的設計
13.3 數字電子神經元的結構
13.4 多值數字神經元電路
13.5 人工神經網路晶片結構舉例
第14章 多值模糊計算機
14.1 模糊晶片
14.1.1 模糊晶片發展概況
14.1.2 模糊控制晶片舉例
14.1.3 模糊單片機
14.2 多值模糊計算機
14.2.1 多值模糊計算機的特點
14.2.2 多值模糊計算機的總體結構
14.2.3 多體並行存儲器
14.2.4 神經網路機器學習器
14.2.5 神經網路自動推理器
14.2.6 神經網路思維處理器
14.2.7 Fuzzy/清晰化轉換器
14.2.8 算術邏輯運算器
14.2.9 系統控制器
14.2.10 智慧型接口
參考文獻