《圖解數字電路》是“零起點電路入門叢書”之一,作為數字電路的入門書,《圖解數字電路》首先介紹數字電路的基礎知識,如邏輯代數基礎、邏輯電路、組合邏輯電路,然後進一步介紹觸發器及其套用、時序邏輯電路、脈衝的產生與整形電路、存儲器、可程式邏輯電路及其套用、數一模和模一數轉換,最後介紹數字電路與計算機、數字電路的可靠性、數字電路的套用及製作等。閱讀奉書時建議結合本系列的《圖解脈衝電路》學習。為了便於讀者理解消化所學知識,本書儘量把理論圖解化,並結合適當的舉例來闡述相關的內容。《圖解數字電路》適合剛剛步入電子工程、通信工程、電子技術等領域的初級技術人員以及相關專業職業學校的學生、非電子類大學本科生參考學習。
基本介紹
- 書名:圖解數字電路
- 出版社:科學出版社
- 頁數:267頁
- 開本:16
- 品牌:科學出版社
- 作者:韋琳
- 出版日期:2007年4月6日
- 語種:簡體中文
- ISBN:9787030170262, 7030170261
內容簡介
圖書目錄
1.1概述
1.1.1數字量與模擬量
1.1.2數制和碼制
1.2算數運算和邏輯運算
1.2.1算述運算
1.2.2邏輯運算
1.3邏輯代數的基本公式
1.4邏輯代數的基本定理
1.4.1德·摩根定理
1.4.2對偶定理
1.5邏輯函式的化簡
1.5.1最小項和最大項
1.5.2卡諾圖化簡法
1.5.3奎因·麥克拉斯基化簡法
第2章邏輯電路
2.1電路符號與電路圖
2.2二極體邏輯電路
2.2.1二極體AND(與門)
2.2.2二極體OR(或門)
2.3電晶體邏輯電路
2.3.1直接型電晶體邏輯電路(DCTL)
2.3.2電阻-電晶體邏輯電路(RFL)
2.3.3極管-電晶體邏輯電路(DTL)
2.3.4電晶體-電晶體邏輯電路(TTL)
2.3.5電流切換型邏輯電路(CML)
2.4MOS邏輯電路
2.4.1MOS電晶體
2.4.2MOS邏輯電路
2.4.3CMOS邏輯電路
2.4.4Mos邏輯電路使用上的注意事項
2.5邏輯電路使用上的注意事項
2.5.1邏輯電壓電平與噪聲容限
2.5.2扇入與扇出(fan—in與fan—out)
2.5.3結線與門(wiredAND)
2.5.4對未使用輸入端子的處理
2.5.5傳輸延遲
第3章組合邏輯電路
3.1概述
3.1.1NAND(與非門),NOR(或非門)電路
3.1.2圖中因子法(map—factoring)
3.1.3邏輯電路的分析
3.2常用的組合邏輯電路
3.2.1編碼器與解碼器
3.2.2數據多路選擇器
3.2.3誤碼的檢測與糾正
3.2.4比較器
3.3邏輯電路的設計
第4章觸發器及其套用
4.1觸發器的工作原理
4.2觸發器的種類及特性
4.2.1RS觸發器
4.2.2同步式Rs觸發器
4.2.3JK觸發器
4.2.4T觸發器
4.2.5D觸發器
4.3觸發器的套用方程與輸入方程
4.4觸發器套用舉例
第5章時序邏輯電路
5.1概述
5.2狀態轉換圖與狀態轉換表
5.3常用的時序邏輯電路
5.3.1同步計數器
5.3.2非同步計數器
5.3.3環形計數器
5.3.4詹森計數器
5.3.5移位暫存器
5.4時序邏輯電路的設計
5.4.1用狀態轉換表進行時序電路的設計
5.4.2同步計數器的設計
5.4.3簡單的高速計數器設計
第6章脈衝的產生與整形電路
6.1脈衝和數位訊號
6.2脈衝波形和頻譜頻率特性
6.3鋸齒波的產生
6.3.1鋸齒波產生電路
6.3.2密勒積分電路
6.3.3自舉電路
6.4多諧振盪器
6.4.1無穩態多諧振盪器
6.4.2單穩態多諧振盪器
6.4.3雙穩態多諧振盪器
6.5施密特觸發器
6.5.1產生的波形
6.5.2電路的工作
6.5.3直流電壓分配的計算
6.5.4施密特觸發器在伺服電路中的套用
6.6脈衝寬度與占空比
6.6.1脈衝寬度與占空比的計算
6.6.2脈衝性能的掌握方法
6.6.3方波的整形
6.7微分電路與積分電路
6.7.1微分電路
6.7.2積分電路
6.8各種各樣的整形電路
6.8.1截取電路(提取波形的頂部)
6.8.2雙向限幅電路(提取波形的中心部分)
6.8.3削波電路(切取波形中間的一部分)
6.8.4鉗位電路(加一直流電平在信號波形上)
第7章存儲器
7.1概述
7.1.1存儲器晶片
7.1.2存儲器晶片的分類
7.2隨機存儲器(RAM)
7.2.1SRAM
7.2.2DRAM
7.3隻讀存儲器(ROM)
7.3.1maskROM
7.3.2EPRoM和OTPROM
7.3.3EEPROM
7.3.4快閃記憶體
7.4專用存儲器
7.4.1視頻RAM
7.4.2同步DRAM
7.4.3RDRAM
7.4.43D—RAM
7.4.5其他專用存儲器
第8章可程式邏輯電路及其套用
8.1可程式邏輯陣列(PLA)器件
8.2可程式陣列邏輯(PAL)器件
8.2.1PAL器件的基本結構
8.2.2PAL器件的輸出結構
8.2.3PAL器件的套用
8.3通用陣列邏輯(GAL)器件
8.3.1GAL器件的基本類型
8.3.2GAL器件的基本結構
8.3.3GAL器件的輸出邏輯宏
單元OLMC
8.3.4GAL器件的工作模式
8.3.5GAL器件套用
8.4複雜可程式邏輯器件(CPLD)
8.4.1CPLD的基本結構
8.4.2CPLD典型器件及其套用
8.5現場可程式邏輯器件(FPGA)
8.5.1概述
8.5.2FPGA器件的基本結構
8.5.3FPGA套用舉例
第9章數一模和模-數轉換
9.1數-模(D/A)轉換
9.1.1D/A轉換電路的原理
9.1.2採用負載阻抗的D/A轉換電路
9.1.3梯形D/A轉換電路
9.1.4串聯型D/A轉換電路
9.2模-數(A/D)轉換
9.2.1比較平衡型A/D轉換電路
9.2.2計數型A/D轉換電路
9.2.3縱接型A/D轉換電路
第10章數字電路與計算機
10.1計算機的計算方法與二進制運算
10.1.1計算機的計算方法與程式設計
10.1.2二進制數的加減法
10.1.3二進制數的乘除法
10.2計算機的構造與動作
10.2.1計算機的構造
10.2.2用計算機進行加法運算
10.2.3用計算機進行減法運算
10.2.4其他更多的指令和轉移指令
10.3用計算機進行乘除運算
10.3.1計算機指令與彙編語言
10.3.2乘法
10.3.3除法
10.4計算機的輸入輸出
10.4.1計算機的輸入輸出構造
10.4.2文字輸出程式
10.4.3文字輸入程式
第1l章數字電路的可靠性
11.1半導體器件的可靠性
11.2半導體器件的故障模式
11.3可靠性試驗
11.4數字電路的可靠性設計
第12章數字電路的套用及製作
12.1運算電路
12.1.1半加器電路
12.1.2全加器電路
12.1.3減法器電路
12.1.4串列加法運算電路
12.1.5串列減法運算電路
12.2用於控制的數字電路
12.2.1正反轉控制電路
12.2.2電動機的正反轉電路
12.2.3啟動控制電路
12.2.4三相電動機的Y-△運轉電路
12.2.5人行橫道的信號機電路
12.3接口
12.3.lIC與LED顯示電路的接口
12.3.2TTL與CMOS的接口
12.3.3CMOS與TTL的接口
12.3.4觸點電路與IC電路的接口
12.3.5IC與繼電器電路的接口
12.3.6CPU和數據匯流排之間的接口
12.3.7接口IC
12.4信號變換電路
12.4.1十進制一BCD編碼器
12.4.2BCD一十進制解碼器
12.4.3把BCD變換為7段十進制顯示的變換器
12.4.4數據選擇器
12.4.5多路分離器
12.5石英式數字鐘錶的製作
12.5.1概述
12.5.2電路的各個部分
12.6將鐘錶用的IC用於數字式鐘錶的製作
12.6.1概述
12.6.2顯示電路
12.6.3製作上的注意點
12.6.4調整
常用邏輯符號對照表