余洪敏

2004年在華中科技大學電子與信息工程系獲得通信工程專業學士學位,2004至2009年在中國科學院半導體研究所碩博連讀獲得微電子學與固體電子學博士學位,研究方向為專用FPGA晶片設計及相關EDA軟體開發。

2009年加入中國科學院自動化研究所國家專用積體電路設計工程技術研究中心,現任高級工程師,主要從事高性能SOC晶片設計。作為骨幹力量,參與國家重大專項“核高基”項目“XXX”。

基本介紹

  • 中文名:余洪敏
  • 性別:男
  • 職稱:高級工程師
  • 研究領域:高性能SOC晶片設計
學術成就,在研課題,

學術成就

1、Yu Hongmin, Chen Stanley L, Liu Zhongli, “Design of a Dedicated Reconfigurable Multiplier in an FPGA”, JOURNAL OF SEMICONDUCTORS, VOL.29, NO.11, NOV.
2、Hongmin Yu, Gaoshan Li, Zhongli Liu, “A VSLMS Style Tap-length Learning Algorithm for Structure Adaptation”, 11th IEEE International Conference on Communication Systems
3、Kun Zhang, Hongmin Yu, Stanley L. Chen, Zhongli Liu, “A Synthesis Tool for a Tile-Based Heterogeneous FPGA”, the 9th International Conference on Solid-State and Integrated-Circuit Technology, October 20-23,2008 Beijing, China
4、余洪敏, 陳陵都, 劉忠立, “一種可重構的乘法器”

在研課題

國家重大專項“核高基”項目“XXX”

相關詞條

熱門詞條

聯絡我們