簡介,套用,產品聚焦,
簡介
該器件包括兩個高性能模數轉換器(ADC)和噪聲整形再量化器(NSR)數字模組。各ADC採用多級、差分流水線架構,並集成了輸出糾錯邏輯。ADC差分流水線的第一級包含一個寬頻寬開關電容採樣網路。集成基準電壓源可簡化設計。占空比穩定器(DCS)補償ADC時鐘占空比的波動,使轉換器保持出色的性能。
各ADC的輸出內部連線到NSR模組。集成NSR電路能夠提高奈奎斯特頻寬內較小頻段的信噪比(SNR)性能。該器件支持兩種不同的輸出模式,通過外部MODE引腳或SPI可以選擇輸出模式。
如果使能NSR特性,則在處理ADC的輸出時,AD6643可以在有限的部分奈奎斯特頻寬內實現更高的SNR性能,同時保持11位輸出解析度。可 展開
以對NSR模組進行編程,以提供採樣時鐘22%或33%的頻寬。例如,當採樣時鐘速率為185 MSPS時,在22%模式下,AD6643可以在40 MHz頻寬內實現最高75.5 dBFS的SNR;在33%模式下,它可以在60 MHz頻寬內實現最高73.7 dBFS的SNR。
如果禁用NSR模組,則ADC數據直接以11位的解析度提供給輸出端。這種工作模式下,AD6643能夠在整個奈奎斯特頻寬內實現最高66.5 dBFS的SNR。因此,AD6643可以用於電信套用,例如要求更寬頻寬的數字預失真觀測路徑。
經過數位訊號處理後,多路復用輸出數據路由至兩個11位輸出連線埠,最大數據速率為500 Mbps (DDR)。這些輸出設定為1.8 V LVDS,支持ANSI-644電平。
套用
- 分集無線電和智慧型天線(MIMO)系統
- 多模式數字接收機(3G)
- WCDMA、LTE、CDMA2000
- WiMAX、TD-SCDMA
- I/Q解調系統
- 通用軟體無線電
產品聚焦
- 小型、節省空間的9 mm × 9 mm × 0.85 mm、64引腳LFCSP封裝集成兩個ADC。
- 引腳可選的噪聲整形再量化器(NSR),當頻寬降低至最大60 MHz、185 MSPS時,它能提高信噪比。
- LVDS數字輸出接口針對低成本FPGA系列而配置。
- 採用1.8 V單電源供電。
- 標準串列連線埠接口(SPI)支持各種產品特性和功能,例如:數據格式化(偏移二進制或二進制補碼)、NSR、關斷、測試模式以及基準電壓模式。
- 片內1到8整數輸入時鐘分頻器和多晶片同步功能支持廣泛的時鐘方案和多通道子系統。