32位微機原理與彙編語言

32位微機原理與彙編語言

《32位微機原理與彙編語言》一書的出版社是高等教育出版社,作者是孫曄 ,出版時間是2010-2-1。

基本介紹

  • 書名:32位微機原理與彙編語言
  • 作者:孫曄 
  • ISBN:9787040289770
  • 定價:22.70元
  • 出版社高等教育出版社
  • 出版時間:2010-2-1
  • 開本:16開
內容簡介,圖書目錄,

內容簡介

本書根據從簡單和實例入手的原則,由淺入深地講述了微型計算機的基本組成、數制與碼制、微處理器的結構、工作原理與工作過程、指令系統、彙編語言程式設計、半導體存儲器、中斷、匯流排技術和微型計算機的輸入/輸出等內容,力爭把複雜的內容講清楚,便於學生理解和掌握。

圖書目錄

第1章 微型計算機概述
1.1節 概述
1.2節 微型計算機系統的組成
1.2.1 硬體系統
1.2.2 軟體系統
1.2.3 層次結構
1.3節 微型計算機的發展、分類與套用
1.3.1 微型計算機發展概況
1.3.2 微型計算機的分類與套用
1.4節 微處理器的運算速度與字長
習題
第2章 數制與碼制
2.1節 進位計數制的套用
2.1.1 進位計數制的基本概念
2.1.2 計算機中的常用進位制
2.1.3 不同進位制之間的轉換
2.2節 計算機內數值的表示方法
2.2.1 無符號定點數表示方法
2.2.2 有符號定點數表示方法
2.2.3 浮點數表示方法
2.3節 運算方法
2.3.1 補碼定點加減法的運算
2.3.2 運算結果溢出的判別方法
2.3.3 無符號數的乘法與除法運算
2.4節 BCD碼與其他字元的編碼
2.4.1 BCD碼
2.4.2 ASCII碼
2.4.3 漢字編碼
習題
第3章 32位CPU工作原理
3.1節 CPU的基本結構
3.1.1 通用CPU的內部結構
3.1.2 80x86 CPU的內部基本結構
3.1.3 80x86 CPU的外部基本引腳
3.1.4 80x86 CPU的主要邏輯結構
3.1.5 嵌入式微處理器
3.2節 80x86CPU暫存器組織
3.2.1 通用暫存器
3.2.2 段暫存器
3.2.3 專用暫存器
3.2.4 地址暫存器
3.2.5 控制暫存器
3.2.6 測試暫存器
3.2.7 調試暫存器
3.2.8 堆疊和堆疊指針
3.3節 CPU的工作方式
3.3.1 實地址方式
3.3.2 虛擬8086方式
3.3.3 保護方式
3.3.4 3種工作方式的狀態轉換
3.3.5 系統管理方式
3.4節 指令流水線操作
3.5節 高速快取
3.5.1 高速快取結構
3.5.2 高速快取的操作
3.5.3 高速快取的清洗
3.5.4 二級高速快取
習題
第4章 80x86指令系統
4.1節 指令和指令系統概述
4.1.1 指令系統的發展
4.1.2 指令系統的含義
4.1.3 指令編碼格式
4.1.4 指令格式
4.2節 主存儲器
4.2.1 80x86主存儲器的特點
4.2.2 主存儲器的段結構
4.2.3 主存儲器的頁結構
4.2.4 邏輯地址與物理地址
4.3節 指令系統的定址方式
4.3.1 數據定址方式
4.3.2 程式地址定址方式
4.3.3 堆疊地址定址方式
4.4節 80x86指令系統
4.4.1 數據傳送指令
4.4.2 算術運算指令
4.4.3 邏輯運算指令
4.4.4 控制轉移指令
4.4.5 串操作指令
4.4.6 輸入/輸出指令
4.4.7 處理器控制指令
4.4.8 保護方式指令
習題
第5章 彙編語言程式設計
5.1節 概述
5.2節 彙編語言語句
5.3節 彙編語言數據
5.3.1 符號定義語句
5.3.2 數據定義語句
5.3.3 數據
5.3.4 運算符
5.4節 偽指令語句
5.4.1 簡化的段定義偽指令
5.4.2 完整段定義偽指令
5.4.3 常用偽指令
5.5節 順序程式設計
5.6節 分支程式設計
5.6.1 簡單分支程式
5.6.2 複雜分支程式
5.7節 循環程式設計
5.7.1 單重循環程式
5.7.2 多重循環程式
5.8節 子程式設計
5.8.1 過程定義
5.8.2 調用與返回
5.8.3 編制子程式的基本要求
5.8.4 子程式設計
5.9節 彙編語言與高級語言的接口
5.9.1 C語言調用協定
5.9.2 記憶體模式和段的約定
5.9.3 數據類型與結果返回
5.9.4 MASM調用高級語言
5.10節 彙編語言程式的開發
5.10.1 彙編語言程式上機過程
5.10.2 彙編語言程式的開發
習題
第6章 微型計算機存儲器
6.1節 存儲器的基本概念
6.1.1 半導體存儲器的分類
6.1.2 半導體存儲器的性能指標
6.1.3 半導體存儲器的地址解碼原理
6.1.4 唯讀存儲器的分類
6.2節 微型計算機記憶體儲器的組成
6.2.1 32位存儲器的組成與多位元組訪問
6.2.2 存儲器的多級結構
6.3節 存儲容量的擴展
6.3.1 存儲容量的位擴展
6.3.2 存儲容量的體擴展
6.4節 記憶體儲器的分段和分頁管理的基本思想
6.4.1 記憶體分段的基本思想
6.4.2記憶體分頁的基本思想
6.5節 微型計算機存儲系統的層次結構
習題
第7章 中斷
7.1節 中斷與中斷控制
7.1.1 中斷的概念
7.1.2 中斷源的識別與中斷源的判優
7.1.3 基本中斷控制方式
7.2節 可程式中斷控制器8259A
7.2.1 8259A的內部結構及邏輯功能
7.2.2 8259A的外部引腳信號
7.2.3 8259A的工作方式
7.2.4 8259A的編程及套用舉例
7.3節 中斷向量表
7.3.1 中斷向量表
7.3.2 中斷類型
7.3.3 中斷向量表的建立方法
習題
第8章 匯流排技術
8.1節 概述
8.1.1 匯流排的基本概念
8.1.2 匯流排的分類
8.1.3 匯流排標準及標準匯流排的優點
8.1.4 匯流排的數據傳輸
8.1.5 匯流排的性能指標
8.2節 局部匯流排
8.2.1 IBM PC匯流排結構
8.2.2 ISA工業標準匯流排
8.2.3 MCA微通道結構匯流排
8.2.4 EISA擴展的工業標準體系結構匯流排
8.2.5 VL匯流排
8.2.6 PCI匯流排
8.3節 系統匯流排
8.3.1 常用的系統匯流排簡介
8.3.2 MUUI bus的功能規範
8.3.3 STD匯流排
8.4節 通信匯流排
8.4.1 IEEE 488匯流排
8.4.2 VXI匯流排
8.4.3 SCSI匯流排
8.4.4 IDE匯流排
8.4.5 Centronics匯流排
8.4.6 RS-232C匯流排
8.4.7 RS-423A匯流排
8.4.8 RS-422A匯流排
8.4.9 RS-485匯流排
習題
第9章 微型計算機的輸入/輸出
9.1節 CPU與外設通信的特點
9.1.1 接口的用途
9.1.2 UO連線埠的定址方式
9.1.3 I/O連線埠地址的形成
9.2節 輸入/輸出方式
9.2.1 程式控制傳送方式
9.2.2 中斷控制傳送方式
9.2.3 直接存儲器存取方式
9.2.4 I/O處理機方式
9.3節 CPU與外設通信的接口
9.3.1 同步傳送方式與接口
9.3.2 異步查詢方式與接口
9.3.3 查詢方式套用舉例
9.4節 DMA傳送方式與DMA控制器8237A
9.4.1 8237A的基本功能和內部結構
9.4.2 8237A的工作方式
9.4.3 8237A的暫存器組與編程
習題
附錄 美國標準信息交換碼ASCII碼錶
參考文獻

相關詞條

熱門詞條

聯絡我們