電子技術基礎(第7版)

電子技術基礎(第7版)

《電子技術基礎(第7版)》是由康華光張林主編,高等教育出版社於2021年出版的“十二五”普通高等教育本科國家級規劃教材、面向21世紀課程教材。該套教材可作為高等學校電子信息類、電氣類、自動化類等專業的“模擬電子技術基礎”“數字電子技術基礎”課程的教材,也可供相關工程技術人員參考。

該套教材分為模擬部分與數字部分兩冊,其中模擬部分分冊講解模擬電子技術的基礎知識,數字部分分冊講解數字電子技術的基礎知識。

基本介紹

  • 書名:電子技術基礎(第7版)
  • 別名:電子技術基礎 模擬部分(第7版)、電子技術基礎 數字部分(第7版)
  • 作者:華中科技大學電子技術課程組編;主編:康華光、張林;副主編:陳大欽(模擬部分),秦臻(數字部分);參編:秦臻、鄧天平、羅傑(模擬部分),羅傑(數字部分)
  • 類別:“十二五”普通高等教育本科國家級規劃教材、面向21世紀課程教材
  • 出版社:高等教育出版社
  • 出版時間:2021年6月16日(模擬部分)
    2021年8月31日(數字部分)
  • 開本:16 開
  • 裝幀:平裝
  • 全書頁數:模擬部分:536頁,數字部分:536頁
  • 版面字數:模擬部分:780千字,數字部分:780千字
  • 書號:模擬部分:978-7-04-055419-9,數字部分:978-7-04-055664-3
  • CIP核字號:模擬部分:2021015356,數字部分:2021026987
成書過程,修訂情況,出版工作,內容簡介,教材目錄,教學資源,配套教材,課程資源,教材特色,作者簡介,

成書過程

修訂情況

  • 模擬部分
  1. 將差模增益、共模增益和共模抑制比等概念提前到第2章運算放大器介紹。補充了套用實例——心電信號放大電路。
  2. 不再採用MOS管和BJT並重的方式組織第4、5章內容,改為以MOSFET為主介紹三極體放大電路,而簡要介紹BJT放大電路。並將4.6節更新為MOSFET大信號工作及開關套用。
  3. 重新組織編排了第6章並縮減了內容,補充了短路時間常數法和開路時間常數法。
  4. 合併了7.2節和7.3節並重新梳理了內容。集成運算放大器補充了全差分運算放大器和電流反饋運算放大器,將LF356移至習題。加強了運放主要參數對實際套用影響的相關內容,補充了運放在單電源下工作的內容。
  5. 第8章用MOS管放大電路更換了部分BJT放大電路。
  6. 第9章新增了丁類(D類)功率放大電路原理簡介,更新了集成功率放大器。
  7. 第10章重寫了有源濾波電路。
  8. 重寫了11.2線性穩壓電路和11.3開關式穩壓電路,補充了低壓差穩壓電路。
  9. 刪除每章的“SPICE仿真例題”一節,將部分內容分散到了正文適當的位置和習題中。刪除了第12章電子電路的計算機輔助分析與設計的內容。
  • 數字部分
  1. 注重組合和時序單元電路的模組化。壓縮和刪減了較少使用或已經淘汰的集成晶片內部結構的詳細介紹。
  2. 根據Verilog HDL的新版本更新了語法規則,並調整了描述順序(先舉例,再講語法)。增加了測試激勵模組的簡介。仿真軟體改用ModelSim並在附錄中介紹測試模組的編寫方法及軟體的使用說明。
  3. 第3章縮減了TTL邏輯門電路的內容,刪除了ECL邏輯門電路,增加了差分信號傳輸內容的介紹。
  4. 第4章注重單元電路的工作原理,弱化產品晶片型號及電路內部結構的介紹,增加了移位器等內容。在4.6節增加了實例引用帶參數模組的例題。擴充了Verilog習題。
  5. 第5章注重觸發器的原理功能介紹,縮減了實際晶片內部電路的相關內容。刪除了傳輸延遲觸發器。
  6. 第6章刪除了已淘汰產品GAL的內容。
  7. 第7章補充了Flash存儲器的相關內容。
  8. 第8章調整了CPLD和FPGA的順序,補充了CPLD中邏輯宏單元的內容。
  9. 第9章精簡了單穩態和施密特內部電路的介紹,修改了多諧振盪電路的描述。補充了相關電路晶片信息。新增了並聯諧振型晶體振盪電路。
  10. 第10章增加了電阻串聯分壓式D/A轉換器,修改了雙極性輸出的描述,以及誤差的相關描述。補充了半閃速型、流水線型A/D轉換器。
  11. 第11章精簡了ASM圖介紹,重新組織了交通信號控制系統及數字密碼鎖的設計內容。
參加模擬部分修訂工作的有張林(第1~7章、附錄及17個新媒體文檔、15個視頻)、秦臻(第8章及3個新媒體文檔)、鄧天平(第9、11章及1個新媒體文檔、9個視頻)、羅傑(第10章)等。參加數字部分修訂工作的有秦臻(第1、3、4、5、11章、附錄A、B及6個新媒體文檔、2個視頻)、羅傑(第2、8、9、10章、各章Verilog語言部分、附錄C、D、E及12個新媒體文檔、14個視頻)、張林(第6、7章及2個新媒體文檔、1個視頻)。張林為主編,負責全書的策劃、組織和定稿。副主編協助主編工作。
該套教材模擬部分分別由四川大學周群教授、大連理工大學林秋華教授主審,參加審閱的還有四川大學的劉婕副教授和劉雪山副教授;數字部分由浙江大學張德華教授主審。他們審閱了該套教材,提出了修改意見。原編者王岩教授也審閱了模擬部分全稿,並提出了意見。
另外,原編者康華光、陳大欽、王岩、彭容修、瞿安連、楊華等前輩為該套教材的建設和發展做出了貢獻,也對該次修訂工作給予了支持和幫助。

出版工作

2021年6月16日,《電子技術基礎 模擬部分(第7版)》由高等教育出版社出版發行;8月31日,《電子技術基礎 數字部分(第7版)》由高等教育出版社出版發行。
出版工作人員
冊數\職務
策劃編輯
責任編輯
封面設計
版式設計
插圖繪製
責任校對
責任印製
模擬部分
歐陽舟
歐陽舟
張楠
張傑
黃雲燕
竇麗娜
刁毅
數字部分
歐陽舟
王耀鋒
張楠
張傑
於博
張薇
刁毅

內容簡介

模擬部分:全書共11章,分別是:緒論,運算放大器,二極體及其基本電路,場效應三極體及其放大電路,雙極結型三極體及其放大電路,頻率回響,模擬積體電路,反饋放大電路,功率放大電路,信號處理與信號產生電路和直流穩壓電源。附錄包含PSpice/SPICE軟體簡介(掃碼資源形式)、電路理論簡明複習、電阻的彩色編碼和標稱阻值。
數字部分:全書共11章,分別是:數字邏輯概論,邏輯代數與硬體描述語言基礎,邏輯門電路,組合邏輯電路,鎖存器和觸發器,時序邏輯電路,半導體存儲器,FPGA和CPLD,脈衝波形的變換與產生,數模與模數轉換器,數字系統設計基礎。附錄中列出電氣簡圖用圖形符號——二進制邏輯單元(GB/T 4728.12—2008)簡介,常用基本邏輯符號對照表,編寫Verilog HDL測試模組,ModelSim仿真軟體的使用,Quartus Prime軟體的使用。

教材目錄

《電子技術基礎 模擬部分(第7版)》
1 緒論
1.1 信號
1.2 信號的頻譜
1.3 模擬信號和數位訊號
1.4 放大電路模型
1.5 放大電路的主要性能指標
小結
習題
2 運算放大器
2.1 積體電路運算放大器
2.2 理想運算放大器
2.3 基本線性運放電路
2.3.1 同相放大電路
2.3.2 反相放大電路
2.4 同相輸入和反相輸入放大電路的其他套用
2.4.1 求和電路
2.4.2 求差電路
2.4.3 儀用放大器
2.4.4 積分電路和微分電路
小結
習題
3 二極體及其基本電路
3.1 半導體的基本知識
3.2 PN結的形成及特性
3.2.1 載流子的漂移與擴散
3.2.2 PN結的形成
3.2.3 PN結的單嚮導電性
3.2.4 PN結的反向擊穿
3.2.5 PN結的電容效應
3.3 二極體
3.4 二極體的基本電路及其分析方法
3.4.1 簡單二極體電路的圖解分析方法
3.4.2 二極體電路的簡化模型分析方法
3.5 特殊二極體
3.5.1 齊納二極體
3.5.2 變容二極體
3.5.3 肖特基二極體
3.5.4 光電器件
小結
習題
4 場效應三極體及其放大電路
4.1 金屬-氧化物-半導體場效應三極體
4.1.1 N溝道增強型MOSFET
4.1.2 N溝道耗盡型MOSFET
4.1.3 P溝道MOSFET
4.1.4 溝道長度調製等幾種效應
4.1.5 MOSFET的主要參數
4.2 MOSFET基本共源極放大電路102
4.2.1 基本共源極放大電路的組成
4.2.2 基本共源極放大電路的工作原理
4.2.3 放大電路的習慣畫法
4.3 圖解分析法
4.3.1 用圖解方法確定靜態工作點Q
4.3.2 動態工作情況的圖解分析
4.4 小信號模型分析法
4.4.1 MOSFET的小信號模型
4.4.2 用小信號模型分析共源極放大電路
4.4.3 帶源極電阻的共源極放大電路的分析
*4.4.4 MOS管做負載的共源極放大電路分析
4.5 共漏極和共柵極放大電路
4.5.1 共漏極(源極跟隨器)放大電路
4.5.2 共柵極放大電路
4.5.3 MOSFET放大電路三種組態的總結和比較
4.6 MOSFET大信號工作及開關套用
4.6.1 共源極電路的大信號工作分析
4.6.2 MOSFET開關套用
4.7 多級放大電路
4.7.1 共源-共漏放大電路
4.7.2 多級放大電路討論
4.7.3 共源-共柵放大電路
4.8 結型場效應管(JFET)及其放大電路
4.8.1 JFET的結構和工作原理
4.8.2 JFET的特性曲線
4.8.3 JFET放大電路的小信號模型分析法
4.9 各種FET的特性及使用注意事項
小結
習題
5 雙極結型三極體(BJT)及其放大電路
5.1 BJT
5.1.1 BJT的結構簡介
5.1.2 放大狀態下BJT的工作原理
5.1.3 BJT的I-V特性曲線
5.1.4 BJT的主要參數
5.2 BJT放大電路
5.2.1 基本共射極放大電路
5.2.2 BJT放大電路的圖解分析
5.2.3 BJT的小信號模型
5.2.4 共射極放大電路
5.2.5 共集電極和共基極放大電路
5.3 FET和BJT及其基本放大電路性能的比較
5.3.1 FET和BJT重要特性的比較
5.3.2 FET和BJT放大電路性能的比較
5.4 多級放大電路
5.4.1 共源-共基放大電路
5.4.2 共集-共集放大電路
5.5 光電三極體
小結
習題
6 頻率回響
6.1 單時間常數RC電路的頻率回響
6.1.1 RC高通電路的頻率回響
6.1.2 RC低通電路的頻率回響
6.2 單管放大電路的低頻回響
6.2.1 共源放大電路的低頻回響
6.2.2 共射放大電路的低頻回響
6.3 單管放大電路的高頻回響
6.3.1 三極體的高頻小信號模型
6.3.2 共源放大電路的高頻回響
6.3.3 共射放大電路的高頻回響
6.3.4 共柵和共基放大電路的高頻回響
6.3.5 三極體基本放大電路通頻帶比較
6.4 擴展放大電路通頻帶的方法
6.4.1 共源-共基電路
6.4.2 共集-共射電路
6.5 多級放大電路的頻率回響
*6.6 單級放大電路的瞬態回響
小結
習題
7 模擬積體電路
7.1 模擬積體電路中的直流偏置技術
7.1.1 FET電流源電路
7.1.2 BJT電流源電路
7.2 差分式放大電路
7.2.1 FET差分式放大電路
7.2.2 BJT差分式放大電路
7.2.3 差分式放大電路的傳輸特性
*7.3 帶有源負載的差分式放大電路
7.3.1 帶有源負載的源極耦合差分式放大電路
7.3.2 帶有源負載的射極耦合差分式放大電路
7.4 集成運算放大器電路簡介
7.4.1 兩級CMOS運算放大器
7.4.2 全差分運算放大器
7.4.3 BJT型LM741集成運算放大器
7.4.4 電流反饋運算放大器
7.5 實際運算放大器的主要參數和相關套用問題
7.5.1 輸入直流誤差特性(輸入失調特性)
7.5.2 差模特性
7.5.3 共模特性
7.5.4 大信號動態特性
7.5.5 電源特性
7.5.6 運放在單電源下工作
7.6 變跨導式模擬乘法器
7.6.1 變跨導式模擬乘法器的工作原理
7.6.2 模擬乘法器的套用
7.7 放大電路中的噪聲與干擾
*7.7.1 放大電路中的噪聲
7.7.2 放大電路中的干擾
7.7.3 低噪聲放大電路舉例
小結
習題
8 反饋放大電路
8.1 反饋的基本概念與分類
8.1.1 什麼是反饋
8.1.2 直流反饋與交流反饋
8.1.3 正反饋與負反饋
8.1.4 串聯反饋與並聯反饋
8.1.5 電壓反饋與電流反饋
8.1.6 負反饋放大電路的四種組態
8.2 負反饋放大電路增益的一般表達式
8.3 負反饋對放大電路性能的影響
8.3.1 提高增益的穩定性
8.3.2 減小非線性失真
8.3.3 抑制反饋環內噪聲
8.3.4 對輸入電阻和輸出電阻的影響
8.3.5 擴展頻寬
8.4 深度負反饋條件下的近似計算
8.5 負反饋放大電路設計
8.5.1 設計負反饋放大電路的一般步驟
8.5.2 設計舉例
8.6 負反饋放大電路的穩定性
8.6.1 負反饋放大電路的自激振盪及穩定工作的條件
*8.6.2 自激振盪的消除——頻率補償
小結
習題
9 功率放大電路
9.1 功率放大電路的一般問題
9.2 射極輸出器——甲類放大的實例
9.3 乙類雙電源互補對稱功率放大電路
9.3.1 BJT乙類雙電源互補對稱功率放大電路組成
9.3.2 分析計算
9.3.3 功率BJT的選擇
9.3.4 MOSFET乙類雙電源互補對稱功率放大電路
9.4 甲乙類互補對稱功率放大電路
9.4.1 甲乙類雙電源互補對稱電路
9.4.2 甲乙類單電源互補對稱電路
9.4.3 MOS管甲乙類雙電源互補對稱電路
9.5 丁類(D類)功率放大電路原理簡介
9.6 功率管
9.6.1 功率BJT
9.6.2 功率VMOSFET和DMOSFET
9.6.3 功率器件IGBT
9.7 集成功率放大器舉例
9.7.1 以MOS功率管作輸出級的集成功率放大器
9.7.2 BJT集成功率放大器舉例
小結
習題
10 信號處理與信號產生電路
10.1 濾波電路的基本概念與分類
10.2 一階有源濾波電路
10.3 高階有源濾波電路
10.3.1 有源低通濾波電路
10.3.2 有源高通濾波電路
10.3.3 有源帶通濾波電路
10.3.4 有源帶阻濾波電路
*10.4 開關電容濾波器
10.5 正弦波振盪電路的振盪條件
10.6 RC正弦波振盪電路
10.7 LC正弦波振盪電路
10.7.1 LC並聯諧振迴路
10.7.2 變壓器反饋式LC振盪電路
10.7.3 三點式LC振盪電路
10.7.4 石英晶體振盪電路
10.8 非正弦信號產生電路
10.8.1 電壓比較器
10.8.2 方波產生電路
10.8.3 鋸齒波產生電路
小結
習題
11 直流穩壓電源
11.1 小功率整流濾波電路
11.1.1 單相橋式整流電路
11.1.2 濾波電路
*11.1.3 倍壓整流電路
11.2 線性穩壓電路
11.2.1 線性串聯反饋式穩壓電路
11.2.2 線性集成穩壓器及其套用舉例
11.3 開關式穩壓電路
11.3.1 無變壓器的開關穩壓電路
11.3.2 帶變壓器的開關穩壓電路
小結
習題
附錄A PSpice/SPICE軟體簡介
附錄B 電路理論簡明複習
B.1 基爾霍夫電流、電壓定律
B.2 疊加原理
B.3 戴維南定理和諾頓定理
B.3.1 戴維南定理
B.3.2 諾頓定理
B.4 密勒定理
附錄C 電阻的彩色編碼和標稱阻值
參考文獻
索引
《電子技術基礎 數字部分(第7版)》
1 數字邏輯概論
1.1 數位訊號與數字電路
1.1.1 數位技術的發展及其套用
1.1.2 數字積體電路的分類及特點
1.1.3 模擬信號和數位訊號
1.1.4 數位訊號的描述方法
1.2 數制
1.2.1 十進制
1.2.2 二進制
1.2.3 十-二進制之間的轉換
1.2.4 十六進制和八進制
1.3 二進制數的算術運算
1.3.1 無符號二進制數的算術運算
1.3.2 帶符號二進制數的減法運算
1.4 二進制代碼
1.4.1 二-十進制碼
1.4.2 格雷碼
1.4.3 ASCII碼
1.5 二值邏輯變數與基本邏輯運算
1.6 邏輯函式及其表示方法
1.6.1 邏輯函式的幾種表示方法
1.6.2 邏輯函式表示方法之間的轉換
小結
習題
2 邏輯代數與硬體描述語言基礎
2.1 邏輯代數的基本定律和規則
2.1.1 邏輯代數的基本定律和恆等式
2.1.2 邏輯代數的基本規則或定理
2.2 邏輯函式表達式的形式
2.2.1 邏輯函式表達式的基本形式
2.2.2 最小項與最小項表達式
2.2.3 最大項與最大項表達式
2.3 邏輯函式的代數化簡法
2.4 邏輯函式的卡諾圖化簡法
2.4.1 用卡諾圖表示邏輯函式
2.4.2 用卡諾圖化簡邏輯函式
2.5 硬體描述語言Verilog HDL基礎
2.5.1 Verilog HDL模組的基本結構
2.5.2 邏輯功能的仿真與測試
2.5.3 Verilog HDL的基本語法規則
2.5.4 數據類型
2.5.5 運算符及其優先權
2.5.6 Verilog HDL內部的基本門級元件
小結
習題
3 邏輯門電路
3.1 邏輯門電路簡介
3.1.1 各種邏輯門電路系列簡介
3.1.2 開關電路
3.2 基本CMOS邏輯門電路
3.2.1 MOS管及其開關特性
3.2.2 CMOS反相器
3.2.3 CMOS與非門和或非門
3.2.4 CMOS傳輸門
3.3 CMOS邏輯門的其他輸出結構及參數
3.3.1 CMOS邏輯門的保護和緩衝電路
3.3.2 CMOS漏極開路門和三態輸出門電路
3.3.3 CMOS邏輯門電路的主要技術參數
3.4 類NMOS和BiCMOS邏輯門電路
3.4.1 類NMOS門電路
3.4.2 BiCMOS門電路
3.5 TTL邏輯門電路
3.5.1 BJT的開關特性
3.5.2 TTL反相器的基本電路
3.5.3 抗飽和TTL門電路
3.6 邏輯描述中的幾個問題
3.6.1 正負邏輯問題
3.6.2 基本邏輯門的等效符號及其套用
3.7 邏輯門電路使用中的幾個實際問題
3.7.1 各系列邏輯門電路之間的接口問題
3.7.2 邏輯門電路驅動其他負載時的接口
3.7.3 抗干擾措施
3.7.4 差分信號傳輸
3.7.5 CMOS電路中的小尺寸邏輯和寬匯流排系列
*3.8 用Verilog HDL描述CMOS門電路
3.8.1 CMOS門電路的Verilog建模
3.8.2 CMOS傳輸門電路的Verilog建模
小結
習題
4 組合邏輯電路
4.1 組合邏輯電路的分析
4.1.1 組合邏輯電路的定義
4.1.2 組合邏輯電路的分析方法
4.2 組合邏輯電路的設計
4.2.1 組合邏輯電路的設計過程
4.2.2 組合邏輯電路的最佳化實現
4.3 組合邏輯電路中的競爭-冒險
4.3.1 產生競爭-冒險的原因
4.3.2 消去競爭-冒險的方法
4.4 常用組合邏輯電路模組
4.4.1 編碼器
4.4.2 解碼器/數據分配器
4.4.3 數據選擇器
4.4.4 數值比較器
4.4.5 算術運算電路
4.5 組合邏輯的可程式電路實現
4.5.1 PLD的電路表示、編程技術及分類
4.5.2 組合邏輯電路的PLD實現
4.6 用Verilog HDL描述組合邏輯電路
4.6.1 組合邏輯電路的行為級建模
4.6.2 分模組、分層次的電路設計
小結
習題
5 鎖存器和觸發器
5.1 基本雙穩態電路
5.2 SR鎖存器
5.2.1 基本SR鎖存器
5.2.2 門控SR鎖存器
5.3 D鎖存器
5.3.1 D鎖存器的電路結構
5.3.2 D鎖存器積體電路
5.3.3 D鎖存器的動態特性
5.4 D觸發器
5.4.1 主從D觸發器
5.4.2 具有清零和置數輸入的主從D觸發器
5.4.3 具有使能控制的主從D觸發器
5.4.4 其他結構的D觸發器
5.4.5 D觸發器的動態特性
5.5 觸發器的邏輯功能
5.5.1 D觸發器
5.5.2 JK觸發器
5.5.3 T觸發器
5.5.4 SR觸發器
5.5.5 D觸發器邏輯功能的轉換
5.6 用Verilog HDL描述鎖存器和觸發器
5.6.1 時序邏輯電路建模基礎
5.6.2 鎖存器和觸發器的Verilog建模實例
小結
習題
6 時序邏輯電路
6.1 時序邏輯電路的基本概念
6.1.1 時序邏輯電路的基本結構與分類
6.1.2 時序邏輯電路功能的表達
6.2 同步時序邏輯電路的分析
6.2.1 分析同步時序邏輯電路的一般步驟
6.2.2 同步時序邏輯電路分析舉例
6.3 同步時序邏輯電路的設計
6.3.1 設計同步時序邏輯電路的一般步驟
6.3.2 同步時序邏輯電路設計舉例
6.3.3 同步時序邏輯電路中的時鐘偏移
6.4 異步時序邏輯電路的分析
6.5 常用時序邏輯電路模組
6.5.1 暫存器和移位暫存器
6.5.2 計數器
6.6 時序邏輯的可程式電路實現
6.7 用Verilog HDL描述時序邏輯電路
6.7.1 移位暫存器的Verilog建模
6.7.2 計數器的Verilog建模
6.7.3 狀態轉換圖的Verilog建模
6.7.4 數字鐘的Verilog建模
小結
習題
7 半導體存儲器
7.1 唯讀存儲器
7.1.1 ROM的基本結構
7.1.2 二維解碼與存儲陣列
7.1.3 可程式ROM
7.1.4 ROM實例
7.1.5 ROM套用舉例
7.2 隨機存取存儲器
7.2.1 SRAM
7.2.2 同步SRAM
7.2.3 DRAM
7.2.4 存儲容量的擴展
7.2.5 RAM套用舉例
小結
習題
8 FPGA和CPLD
8.1 現場可程式門陣列(FPGA)
8.1.1 FPGA中編程實現邏輯功能的基本原理
8.1.2 FPGA的結構簡介
8.2 複雜可程式邏輯器件(CPLD)簡介
8.2.1 傳統的CPLD結構
8.2.2 基於查找表的CPLD結構
8.3 可程式邏輯器件開發過程簡介
8.4 用EDA技術和可程式器件設計舉例
小結
習題
9 脈衝波形的變換與產生
9.1 單穩態電路
9.1.1 邏輯門組成的單穩態電路
9.1.2 集成單穩態電路
9.1.3 單穩態電路的套用
9.2 施密特觸發電路
9.2.1 邏輯門組成的施密特觸發電路
9.2.2 集成施密特觸發電路
9.2.3 施密特觸發電路的套用
9.3 多諧振盪電路
9.3.1 邏輯門組成的多諧振盪電路
9.3.2 施密特觸發電路組成的多諧振盪電路
9.3.3 石英晶體多諧振盪電路
9.4 555定時器及其套用
9.4.1 555定時器
9.4.2 用555組成的施密特觸發電路
9.4.3 用555組成的單穩態電路
9.4.4 用555組成的多諧振盪電路
小結
習題
10 數模與模數轉換器
10.1 D/A轉換器
10.1.1 權電阻網路D/A轉換器
10.1.2 倒T形電阻網路D/A轉換器
10.1.3 權電流型D/A轉換器
10.1.4 電阻串聯分壓式D/A轉換器
10.1.5 D/A轉換器的雙極性輸出方式
10.1.6 D/A轉換器的主要技術指標
10.1.7 D/A轉換器的套用
10.2 A/D轉換器
10.2.1 A/D轉換的一般工作過程
10.2.2 並行比較型A/D轉換器
10.2.3 逐次比較型A/D轉換器
10.2.4 雙積分型A/D轉換器
10.2.5 A/D轉換器的主要技術指標
10.2.6 集成A/D轉換器及其套用
小結
習題
*11 數字系統設計基礎
11.1 數字系統概述
11.1.1 數字系統的組成
11.1.2 數字系統的設計方法
11.1.3 數字系統的實現
11.2 算法狀態機
11.2.1 ASM圖形符號
11.2.2 ASM圖舉例
11.3 交通信號燈控制系統
11.3.1 交通信號燈控制系統ASM圖
11.3.2 用典型電路基本模組設計交通燈控制系統
11.3.3 交通燈控制系統Verilog建模
11.4 數字密碼鎖
11.4.1 數字密碼鎖的ASM圖
11.4.2 用典型電路基本模組設計數字密碼鎖
11.4.3 數字密碼鎖Verilog建模
小結
習題
附錄A 電氣簡圖用圖形符號——二進制邏輯單元(GB/T 4728.12—2008)簡介
A.1 二進制邏輯單元圖形符號的組成
A.2 限定性符號
A.3 關聯標註法
附錄B 常用基本邏輯符號對照表
附錄C 編寫Verilog HDL測試模組
C.1 測試模組的基本結構
C.2 組合邏輯電路的測試
C.3 時序邏輯電路的測試
C.4 編譯指令、系統任務和系統函式
C.4.1 Verilog HDL編譯器指令
C.4.2 Verilog HDL系統任務
C.4.3 Verilog HDL系統函式
附錄D ModelSim仿真軟體的使用
附錄E Quartus Prime軟體的使用
參考文獻
索引(漢英對照)
(註:目錄排版順序為從左列至右列)

教學資源

配套教材

《電子技術基礎(第7版)》有配套的學習輔導與習題解答——《電子技術基礎(第7版)學習輔導與習題解答》(兩冊,模擬部分、數字部分)。
書名
作者
出版社
出版時間
ISBN
備註
電子技術基礎 模擬部分(第7版)學習輔導與習題解答
張林、陳大欽
高等教育出版社
2021-11-11
9787040554434
配套模擬部分分冊
電子技術基礎 數字部分(第7版)學習輔導與習題解答
羅傑、秦臻
2021-11-19
9787040562583
配套數字部分分冊

課程資源

《電子技術基礎 模擬部分(第7版)》的數字課程與紙質教材一體化設計,數字課程涵蓋重難點講解視頻、例題仿真說明、概念圖和思維導圖小結視頻。
《電子技術基礎 數字部分(第7版)》的數字課程與紙質教材一體化設計,數字課程涵蓋重難點講解視頻、思維導圖、部分習題答案和相關拓展文檔。

教材特色

  • 遵循原則
  1. 保持內容的科學性、先進性,以適應電子技術的發展。
  2. 堅守基礎性特徵,精選內容,科學合理地控制內容的深度和廣度,以適應中國高校的教學要求,以求好教好學。
  3. 加強與工程實際套用的聯繫。
  4. 適當引入新形態教材形式,以便更好地輔助讀者學習。

作者簡介

康華光,華中科技大學生命科學與技術學院教授、博士生導師,長期從事電技術教學與生物醫學工程研究。
張林,華中科技大學光學與電子信息學院雙聘教授,研究方向:弱信號檢測與處理技術、智慧型儀器、資料庫和多媒體技術套用。
陳大欽,華中理工大學電子與信息工程系(現華中科技大學電子信息與通信學院)教師。
秦臻,華中科技大學電信學院副教授,主要研究方向有:弱信號檢測與處理和現代電子設備與系統設計。
鄧天平,華中科技大學電子信息與通信學院副教授,主要研究方向包括無線通信、無線感測器網路、多媒體通信技術等。
羅傑,華中科技大學電信學院教授,主要研究領域有:嵌入式系統開發與套用、現代EDA技術。

相關詞條

熱門詞條

聯絡我們