鎖相環路

鎖相環路簡稱鎖相環( PLL ),是一種輸出一定頻率信號的振電路,也稱為相位同步環( 迴路)。該迴路利用外部施加的基準信號與PLL 迴路內的振盪器輸出的相位差恆定的反饋控制來產生振盪信號。電子設備在正常工作時,通常需要外部的輸入信號與內部的振盪信號同步,利用鎖相環路就可以實現這個目的。

基本介紹

  • 中文名:鎖相環路
  • 別名:相位同步環
  • 釋義:輸出一定頻率信號的振電路
在LPC2103中,鎖相環接收的輸入時鐘頻率範圍僅為10~25MHz。輸入頻率通過一個電流控制振盪器(CCO)倍增到範圍10~70MHz。倍頻器可以是1~32的整數(實際倍頻值受CPU最高頻率的限制,LPC2103最高頻率可達到70MHz)。CCO的操作頻率為156~320MHz,因此在環中有一個額外的分頻器,在PLL提供所需要的輸出頻率時使CCO保持在其頻率範圍內。輸出分頻器可設定為2、4、8或16分頻來產生輸出時鐘。由於輸出分頻器的最小值為2,它保證了PLL輸出有50%的占空比。

相關詞條

熱門詞條

聯絡我們