《通用64位微處理器固核研究與設計》是依託中國人民解放軍國防科技大學,由張民選擔任項目負責人的面上項目。
基本介紹
- 中文名:通用64位微處理器固核研究與設計
- 項目類別:面上項目
- 項目負責人:張民選
- 依託單位:中國人民解放軍國防科技大學
- 批准號:60273069
- 申請代碼:F02
- 負責人職稱:教授
- 研究期限:2003-01-01 至 2005-12-31
- 支持經費:20(萬元)
《通用64位微處理器固核研究與設計》是依託中國人民解放軍國防科技大學,由張民選擔任項目負責人的面上項目。
《通用64位微處理器固核研究與設計》是依託中國人民解放軍國防科技大學,由張民選擔任項目負責人的面上項目。中文摘要面向SOC設計,以通用64位高性能微處理器固核為目標,研究高性能微處理器體系結構、系統晶片設計中的可重用和可...
2.2 SoC設計模式和流程 2.2.1瀑布模式和螺旋模式 2.2.2 自頂向下和自底向上相結合的開發流程 2.2.3頂層系統的設計過程 2.3虛部件設計方法 2.4基於平台的設計 2.4.1平台的分類 2.4.2平台中的處理器核 2.4.3 C*SOC仿真驗證平台 2.5基於模式的設計 2.6物理原型設計方法 2.6.1層次化物理模組...
《通用64位微處理器固核研究與設計》是依託中國人民解放軍國防科技大學,由張民選擔任項目負責人的面上項目。中文摘要 面向SOC設計,以通用64位高性能微處理器固核為目標,研究高性能微處理器體系結構、系統晶片設計中的可重用和可測性設計技術以及系統級低功耗設計最佳化設計,利用通用EDA軟體實現64位高性能低功耗微處理...
設計流程 一個完整系統晶片由硬體和軟體兩部分組成,其中軟體用於控制硬體部分的控制器、微處理器或數位訊號處理器核心以及外部設備和接口。系統晶片的設計流程主要是其硬體和軟體的設計。由於系統晶片的集成度已經達到數百萬門,工程師必須儘可能採取可重用的設計思路。大部分的系統晶片都使用了預定義的半導體智慧財產權核(...
(point-to-point interconnection) 這是IP CORES之間最簡單的連線方式,只需要一主一從兩個IP CORES之間進行數據通信,例如,主設備可以是微處理器IP CORE ,從設備可以是串口的I/O PORT.數據流連線 (data flow interconnection) 這種連線方式用於數據以時序的方式進行處理。一些時候,這種方式可用作流水線作業。三...
1.10.2 微處理器軟核 18 1.11 時鐘樹和時間管理器 19 1.11.1 時鐘樹 19 1.11.2 時鐘管理器 19 1.12 通用I/O 22 1.12.1 可配置I/O標準 22 1.12.2 可配置I/O阻抗 23 1.12.3 核電壓與I/O電壓 23 1.13 吉比特收發器 24 1.14 IP硬核、IP軟核與IP固核 25 1.15 ...
第7章基於EDK的嵌入式系統設計 7.1可配置嵌入式系統(EDK)7.1.1基於FPGA的可程式嵌入式開發系統 7.1.2Xilinx公司的解決方案 7.2Xilinx嵌入式開發系統組成 7.2.1片內微處理器軟核MicroBlaze 7.2.2PLB匯流排系統結構 7.2.3IP核以及設備驅動 7.3EDK軟體 7.3.1EDK設計的實現流程 7.3.2EDK的檔案管理架構...