通用陣列邏輯[電路]是2008年公布的海峽兩岸信息科學技術名詞。
基本介紹
- 中文名:通用陣列邏輯[電路]
- 外文名: generic array logic,GAL
- 所屬學科:信息科學技術
- 公布年度: 2008年
通用陣列邏輯[電路]是2008年公布的海峽兩岸信息科學技術名詞。
通用陣列邏輯,英語縮寫GAL(genericarray logic)。在可程式陣列邏輯的基礎上強化修改而成的一種可程式邏輯器件。編程非常方便,且具有電可擦除功能,能多次編程、多次擦除。採用了輸出邏輯宏單元的設計,使得電路的邏輯設計更加靈活。定義...
7.3.2 可程式陣列邏輯(PAL) (243)7.3.3 通用陣列邏輯(GAL) (250)7.3.4 複雜的可程式邏輯器件(CPLD) (253)7.3.5 現場可程式門陣列(FPGA) (257)7.3.6 PLD的開發過程 (260)複習思考題 (261)習題 (...
要注意的是,雖然可程式邏輯陣列一詞中帶有"可程式"一字,但不表示所有的PLA都是具有現場性的可程式化能力。事實上許多都屬遮罩性的可程式化,性質與ROM相同,必須在晶片製造廠內就執行與完成程式化設定,尤其是內嵌於電路較複雜的晶片...
可程式序邏輯陣列(Programmable Logic Array),簡稱PLA,是可程式邏輯器件的一種,它是與、或陣列均可程式的、包含有記憶元件的大規規模集成電路,它能實現任意邏輯函式的組合電路以及實現時序電路。PLA具有結構規整、使用靈活等特點,廣泛...
7.2.2 通用陣列邏輯(GAL)7.2.3 CPLD和FPGA的介紹 7.2.4 數字系統設計 7.3 可程式模擬器件(PAC)7.3.1 ispPAC10器件內部結構和性能 7.3.2 ispPAC10器件的套用 本章小結 思考題和習題 第8章 信號處理電路 8.1 ...
不同型號有不同的輸出和反饋結構,適用於各種組合邏輯電路和時序邏輯電路的設計。主要結構 輸出和反饋結構由可程式的與陣列和固定的或陣列組成,沒有輸出反饋信號,輸入和輸出引出端是固定的,不能由用戶自行定義。只適用於簡單的組合邏輯...
FPGA(Field Programmable Gate Array)是在PAL (可程式陣列邏輯)、GAL(通用陣列邏輯)等可程式器件的基礎上進一步發展的產物。它是作為專用集成電路(ASIC)領域中的一種半定製電路而出現的,既解決了定製電路的不足,又克服了原有可...
9.4.1用555定時電路構成的單穩態觸發器242 9.4.2單穩態觸發器的套用243 9.5PracticalPerspective245 Summary246 Problems247 第10章可程式邏輯器件和EDA技術概述250 引言250 10.1可程式邏輯器件250 10.1.1通用陣列邏輯(GAL)251 10...