《計算機電子電路技術》是1999年11月西安電子科技大學出版社出版的圖書,作者是江曉安。該書適用於高等學校計算機科學及其套用專業本科生、專科生,也適用於其他電類專業的大學生,也可供從事相關專業的工程技術人員和科研人員參考。
基本介紹
- 書名:計算機電子電路技術
- 作者:江曉安
- ISBN:9787560607825
- 頁數:198頁
- 定價:12.80元
- 出版社:西安電子科技大學出版社
- 出版時間:1999-11
- 副標題:數字電子部分
內容簡介,目錄,
內容簡介
《高等學校電子信息類規劃教材·計算機電子電路技術:數字電子部分》內容包括:數制與編碼、邏輯代數與邏輯函式化簡、集成邏輯門電路、組合邏輯電路、觸發器、時序邏輯電路、脈衝產生電路、模數和數模轉換電路、可程式邏輯電路。
《高等學校電子信息類規劃教材·計算機電子電路技術:數字電子部分》在編寫時力求精選內容,深入淺出,圖文並茂,便於閱讀。每章均有適量的例題和習題。《高等學校電子信息類規劃教材·計算機電子電路技術:數字電子部分》和《計算機電子電路技術——電路與模擬電子部分》配套使用,也可單獨選用。
《高等學校電子信息類規劃教材·計算機電子電路技術:數字電子部分》在編寫時力求精選內容,深入淺出,圖文並茂,便於閱讀。每章均有適量的例題和習題。《高等學校電子信息類規劃教材·計算機電子電路技術:數字電子部分》和《計算機電子電路技術——電路與模擬電子部分》配套使用,也可單獨選用。
目錄
引言
第1章 數制與編碼
1.1 數制
1.1.1 計數體制
1.1.2 不同數制間的轉換
1.2 編碼
1.2.1 二進制編碼
1.2.2 二十進制編碼
1.2.3 可靠性編碼
1.2.4 文字元號碼(字元代碼)
習題
第2章 邏輯代數與邏輯函式化簡
2.1 邏輯代數
2.1.1 邏輯代數、邏輯變數
2.1.2 邏輯函式
2.2 基本邏輯運算
2.2.1 與運算
2.2.2 或運算
2.2.3 非運算
2.2.4 導出邏輯
2.2.5 正邏輯與負邏輯
2.3 邏輯代數的基本定律和基本規則
2.3.1 邏輯函式的相等
2.3.2 邏輯代數的基本定律
2.3.3 邏輯代數的基本規則
2.4 邏輯函式的代數法化簡
2.4.1 化簡的意義和最簡的概念
2.4.2 代數法化簡
2.4.3 邏輯函式的轉換
2.5 邏輯函式的卡諾圖法化簡
2.5.1 卡諾圖化簡的基本原理
2.5.2 邏輯函式的標準式——最小項表達式
2.5.3 用卡諾圖表示逐輯函式
2.5.4 利用卡諾圖化簡邏輯函式
2.5.5 其它函式形式的卡諾圖化簡
2.5.6 具有“約束”的邏輯函式的化簡
習題
第3章 集成邏輯門電路
3.1 概述
3.2 TTL與非門
3.2.1 TTL與非門的典型電路及工作原理
3.2.2 TTL與非門的特性與主要參數
3.2.3 改進型TTL與非門
3.2.4 0C門及三態門
3.3 ECL電路及I2L電路的特點
3.4 CMOS電路
3.4.1 概述
3.4.2 CMOS反相器
3.4.3 CMOS門電路舉例
3.5 集成邏輯門電路的使用
3.5.1 產品挑選
3.5.2 某些注意事項
習題
第4章 組合邏輯電路
4.1 概述
4.2 組合電路的分析
4.3 組合電路的設計
4.3.1 設計步驟
4.3.2 由真值表寫出表達式
4.3.3 設計舉例
4.4 集成全加器
4.4.1 多位二進制數加法器
4.4.2 多位二進制數減法器
4.4.3 二一十進制(BCD碼)加法器
4.5 編碼器與解碼器
4.5.1 編碼器(Encoder)
4.5.2 解碼器(Decoder)
4.6 數據分配器與數據選擇器
4.6.1 數據分配器(Demultiplexer)
4.6.2 數據選擇器(Multiplexer)
4.7 數字比較器
4.7.1一位數字比較器
4.7.2 集成比較器
4.7.3 集成比較器功能的擴展
4.8 組合邏輯電路中的競爭冒險
4.8.1 競爭現象(Race)
4.8.2 冒險現象(Hazard)
4.8.3 冒險現象的判別
4.8.4 消除競爭冒險的方法
習題
第5章 觸發器
5.1 時序電路概述
5.1.1 時序電路特點
5.1.2 時序電路分類
5.1.3 狀態表和狀態圖
5.2 基本觸發器
5.2.1 基本RS觸發器
5.2.2 時鐘控制的RS觸發器
5.2.3 D觸發器
5.2.4 T觸發器
5.2.5 JK觸發器
5.2.6 基本觸發器的空翻和振盪現象
5.3 集成觸發器
5.3.1 維持阻塞觸發器
5.3.2 邊沿觸發器
5.3.3 主從觸發器
5.3.4 觸發器的直接置位和直接復位
5.3.5 觸發器的邏輯符號
習題
第6章 時序邏輯電路
6.1 時序電路的分析
6.1.1 同步時序電路分析舉例
6.1.2 異步時序電路分析舉例
6.2 同步時序電路的設計
6.3 計數器
6.3.1 計數器的分類
6.3.2 2進制計數器組成規律
6.3.3 集成計數器功能分析及其套用
6.4 暫存器與移位暫存器
6.4.1 暫存器
6.4.2 移位暫存器
6.4.3 集成移位暫存器
習題
第7章 脈衝產生電路和變換電路
7.1 概述
7.2 555定時電路
7.2.1 基本組成
7.2.2 工作原理及特點
7.3 單穩態電路
7.3.1 電路組成
7.3.2 工作原理
7.4 多諧振盪器
7.4.1 電路組成
7.4.2 工作原理
7.5 施密特電路
7.5.1 電路組成
7.5.2 工作原理
7.5.3 主要套用
習題
第8章 數/模和模/數轉換器
8.1 數/模轉換器
8.1.1 數/模轉換器的基本原理
8.1.2 數/模轉換器的主要技術指標
8.1.3 集成D/A轉換器AD7520
8.2 模/數轉換器
8.2.1 逐次逼近式A/D轉換器原理
8.2.2 雙積分式A/D轉換器原理
8.2.3 採樣一保持電路
8.2.4 A/D轉換器的主要技術指標
8.2.5 集成A/D轉換器ADC0801
電路
習題
第9章 大規模積體電路
9.1 唯讀存儲器(ROM)
9.1.1 唯讀存儲器(ROM)框圖
9.1.2 掩膜ROM
9.1.3 熔絲式ROM(PROM)
9.1.4 電可程式ROM(EPROM)
9.1.5 用ROM電路實現組合邏輯函式
9.1.6 可程式邏輯陣列(PLA)及其套用
9.2 隨機存取存儲器(RAM)
9.2.1 RAM工作原理簡述
9.2.2 RAM的套用
9.3 可程式邏輯器件簡介
9.3.1 概述
9.3.2 可程式陣列邏輯(PAL)
9.3.3 通用陣列邏輯器件(GAL)
習題
參考文獻
第1章 數制與編碼
1.1 數制
1.1.1 計數體制
1.1.2 不同數制間的轉換
1.2 編碼
1.2.1 二進制編碼
1.2.2 二十進制編碼
1.2.3 可靠性編碼
1.2.4 文字元號碼(字元代碼)
習題
第2章 邏輯代數與邏輯函式化簡
2.1 邏輯代數
2.1.1 邏輯代數、邏輯變數
2.1.2 邏輯函式
2.2 基本邏輯運算
2.2.1 與運算
2.2.2 或運算
2.2.3 非運算
2.2.4 導出邏輯
2.2.5 正邏輯與負邏輯
2.3 邏輯代數的基本定律和基本規則
2.3.1 邏輯函式的相等
2.3.2 邏輯代數的基本定律
2.3.3 邏輯代數的基本規則
2.4 邏輯函式的代數法化簡
2.4.1 化簡的意義和最簡的概念
2.4.2 代數法化簡
2.4.3 邏輯函式的轉換
2.5 邏輯函式的卡諾圖法化簡
2.5.1 卡諾圖化簡的基本原理
2.5.2 邏輯函式的標準式——最小項表達式
2.5.3 用卡諾圖表示逐輯函式
2.5.4 利用卡諾圖化簡邏輯函式
2.5.5 其它函式形式的卡諾圖化簡
2.5.6 具有“約束”的邏輯函式的化簡
習題
第3章 集成邏輯門電路
3.1 概述
3.2 TTL與非門
3.2.1 TTL與非門的典型電路及工作原理
3.2.2 TTL與非門的特性與主要參數
3.2.3 改進型TTL與非門
3.2.4 0C門及三態門
3.3 ECL電路及I2L電路的特點
3.4 CMOS電路
3.4.1 概述
3.4.2 CMOS反相器
3.4.3 CMOS門電路舉例
3.5 集成邏輯門電路的使用
3.5.1 產品挑選
3.5.2 某些注意事項
習題
第4章 組合邏輯電路
4.1 概述
4.2 組合電路的分析
4.3 組合電路的設計
4.3.1 設計步驟
4.3.2 由真值表寫出表達式
4.3.3 設計舉例
4.4 集成全加器
4.4.1 多位二進制數加法器
4.4.2 多位二進制數減法器
4.4.3 二一十進制(BCD碼)加法器
4.5 編碼器與解碼器
4.5.1 編碼器(Encoder)
4.5.2 解碼器(Decoder)
4.6 數據分配器與數據選擇器
4.6.1 數據分配器(Demultiplexer)
4.6.2 數據選擇器(Multiplexer)
4.7 數字比較器
4.7.1一位數字比較器
4.7.2 集成比較器
4.7.3 集成比較器功能的擴展
4.8 組合邏輯電路中的競爭冒險
4.8.1 競爭現象(Race)
4.8.2 冒險現象(Hazard)
4.8.3 冒險現象的判別
4.8.4 消除競爭冒險的方法
習題
第5章 觸發器
5.1 時序電路概述
5.1.1 時序電路特點
5.1.2 時序電路分類
5.1.3 狀態表和狀態圖
5.2 基本觸發器
5.2.1 基本RS觸發器
5.2.2 時鐘控制的RS觸發器
5.2.3 D觸發器
5.2.4 T觸發器
5.2.5 JK觸發器
5.2.6 基本觸發器的空翻和振盪現象
5.3 集成觸發器
5.3.1 維持阻塞觸發器
5.3.2 邊沿觸發器
5.3.3 主從觸發器
5.3.4 觸發器的直接置位和直接復位
5.3.5 觸發器的邏輯符號
習題
第6章 時序邏輯電路
6.1 時序電路的分析
6.1.1 同步時序電路分析舉例
6.1.2 異步時序電路分析舉例
6.2 同步時序電路的設計
6.3 計數器
6.3.1 計數器的分類
6.3.2 2進制計數器組成規律
6.3.3 集成計數器功能分析及其套用
6.4 暫存器與移位暫存器
6.4.1 暫存器
6.4.2 移位暫存器
6.4.3 集成移位暫存器
習題
第7章 脈衝產生電路和變換電路
7.1 概述
7.2 555定時電路
7.2.1 基本組成
7.2.2 工作原理及特點
7.3 單穩態電路
7.3.1 電路組成
7.3.2 工作原理
7.4 多諧振盪器
7.4.1 電路組成
7.4.2 工作原理
7.5 施密特電路
7.5.1 電路組成
7.5.2 工作原理
7.5.3 主要套用
習題
第8章 數/模和模/數轉換器
8.1 數/模轉換器
8.1.1 數/模轉換器的基本原理
8.1.2 數/模轉換器的主要技術指標
8.1.3 集成D/A轉換器AD7520
8.2 模/數轉換器
8.2.1 逐次逼近式A/D轉換器原理
8.2.2 雙積分式A/D轉換器原理
8.2.3 採樣一保持電路
8.2.4 A/D轉換器的主要技術指標
8.2.5 集成A/D轉換器ADC0801
電路
習題
第9章 大規模積體電路
9.1 唯讀存儲器(ROM)
9.1.1 唯讀存儲器(ROM)框圖
9.1.2 掩膜ROM
9.1.3 熔絲式ROM(PROM)
9.1.4 電可程式ROM(EPROM)
9.1.5 用ROM電路實現組合邏輯函式
9.1.6 可程式邏輯陣列(PLA)及其套用
9.2 隨機存取存儲器(RAM)
9.2.1 RAM工作原理簡述
9.2.2 RAM的套用
9.3 可程式邏輯器件簡介
9.3.1 概述
9.3.2 可程式陣列邏輯(PAL)
9.3.3 通用陣列邏輯器件(GAL)
習題
參考文獻