楊鳳如

楊鳳如

楊鳳如(Fung-yu Evangeline Young),女,電子設計自動化(EDA)領域專家,IEEE FellowACM傑出科學家,香港中文大學計算機科學與工程學系教授、系主任。

基本介紹

  • 中文名:楊鳳如
  • 外文名:Fung-yu Evangeline Young
  • 畢業院校德克薩斯大學奧斯汀分校
  • 職業:教育科研工作者
  • 主要成就:2023年當選為IEEE Fellow
人物經歷,研究方向,所獲榮譽,社會任職,

人物經歷

楊鳳如在香港中文大學獲得計算機科學理學學士和哲學碩士學位,1999年獲得德克薩斯大學奧斯汀分校博士學位,之後加入香港中文大學計算機科學與工程學系,擔任助理教授。
現任香港中文大學計算機科學與工程學系教授、系主任。
楊鳳如
楊鳳如教授

研究方向

楊鳳如的主要研究領域包括物理設計組合最佳化、VLSI電路電腦輔助設計(CAD)、演算法和人工智慧。她的研究團隊開發了用於電路布局、布線和AI晶片設計的開源學術物理設計工具,並在EDA競賽和挑戰賽中贏得多次冠軍和其他獎項,包括九屆ICCAD的CAD競賽(2018-22、2015-16及2012-13)、八屆ISPD競賽(2010-11及2015-20)以及2012年DAC競賽。
  • 高被引論文
X. He, T. Huang, L. Xiao, H. Tian, G. Cui, Evangeline F.Y. Young: Ripple: An Effective Routability-Driven Placer by Iterative Cell Movement. ICCAD 2011: 74-79
Evangeline F.Y. Young, Chris C.N. Chu, Z.C. Shen: Twin Binary Sequences: a Nonredundant Representation for General Non-Slicing Floorplan. IEEE Trans. on CAD of Integrated Circuits and Systems 22(4): 457-469, 2003
H.M. Chen, Martin D.F. Wong, H. Zhou, Evangeline F.Y. Young, H.H. Yang, N. Sherwani: Integrated Floorplanning and Interconnect Planning. Layout Optimization in VLSI Design, 1-18
J. Kuang, Evangeline F. Y. Young: An Efficient Layout Decomposition Approach for Triple Patterning Lithography. DAC 2013: 69:1-69:6

所獲榮譽

Champion, 2020 CAD Contest at ICCAD on Routing with Cell Movement
Champion, 2020 ISPD Wafer-Scale Deep Learning Accelerator Placement
Best Paper Award, IEEE/ACM William J. Mccalla International Conference on Computer-Aided Design, 2017
Best Paper Award, ACM International Symposium on Physical Design, 2017
香港中文大學校長模範教學獎(2001-02)

社會任職

楊鳳如曾任DAC、ICCAD、ASP-DAC、ISPD、GLSVLSI、DATE的程式委員會成員以及IEEE TCAD、ACM TODAES 和 Integration、VLSI Journal的編輯委員會成員。她還曾在ISPD和ICCAD執行委員會任職。

相關詞條

熱門詞條

聯絡我們