時鐘抖動(the jitter of the recovered clock signal)是相對於理想時鐘沿實際時鐘存在不隨時間積累的、時而超前、時而滯後的偏移稱為時鐘抖動,簡稱抖動.可以用抖動頻率和抖動幅度對時鐘抖動進行定量描述。通常希望一個周期性波形(特別是時鐘)跨過特定門限的時間非常精確,與該理想值的偏差稱為抖動.
基本介紹
- 中文名:時鐘抖動
- 外文名:the jitter of the recovered clock signal
時鐘抖動(the jitter of the recovered clock signal)是相對於理想時鐘沿實際時鐘存在不隨時間積累的、時而超前、時而滯後的偏移稱為時鐘抖動,簡稱抖動.可以用抖動頻率和抖動幅度對時鐘抖動進行定量描述。通常希望一個周期性波形(特別是時鐘)跨過特定門限的時間非常精確,與該理想值的偏差稱為抖動.
時鐘抖動(the jitter of the recovered clock signal)是相對於理想時鐘沿實際時鐘存在不隨時間積累的、時而超前、時而滯後的偏移稱為時鐘抖動,簡稱抖動.可以用抖動...
時鐘漂移,是工程術語,指的是抖動頻率小於10Hz。...... 所謂時鐘漂移:抖動的另一種形式,工程上給出這樣的解釋:當抖動頻率小於10Hz的時候把這樣的抖動叫做漂移。抖動...
抖動限值(jitter limit)是數字復接設備的一個重要指標,它是指在設備不誤碼的條件下,允許輸入信號所含有的最大相位抖動。該指標和下列因素有關:輸入接口電路的...
主要套用於要求有統一時間進行生產,調度的單位如:電力,機場、輕軌、捷運、體育場館、酒店、醫院、部隊、油田、水利工程等領域。大區域時鐘系統主要由母鐘和多台子鐘...
本書著重介紹了最新的抖動、噪聲、誤碼(JNB)和信號完整性問題的解決方案,內容涉及理論、分析、方法和套用。本書討論了鏈路部件和整個系統中的誤碼及信號完整性難題...
基於CMOS工藝的高性能處理器時鐘系統,集成PLL可以從內部觸發,比從外部觸發更快且更準確,能有效地避免一些與信號完整性相關的問題。...
《高速系統設計:抖動噪聲和信號完整性》是2009年電子工業出版社出版的一本圖書,作者是李鵬。本書著重介紹了最新的抖動、噪聲、誤碼(JNB)和信號完整性(sI)問題的...
時鐘提取(clock extraction),又稱為時鐘恢復、碼元同步,屬於通信系統中同步(Synchronization)問題。在接收數位訊號時,為了對接收碼元積分以求得碼元的能量以及對每個...
DCM(digital clock manager)是較高級FPGA產品中集成的專門用於時鐘綜合、消除時鐘偏斜和進行時鐘相位調整的固件資源,利用DCM完成時鐘倍頻、分頻、相移十分方便,給FPGA...