時鐘占空比校準理論及電路實現的研究

《時鐘占空比校準理論及電路實現的研究》是依託東南大學,由吳建輝擔任項目負責人的面上項目。

基本介紹

  • 中文名:時鐘占空比校準理論及電路實現的研究
  • 項目類別:面上項目
  • 項目負責人:吳建輝
  • 依託單位:東南大學
  • 批准號:60871079
  • 申請代碼:F0102
  • 負責人職稱:教授
  • 研究期限:2009-01-01 至 2011-12-31
  • 支持經費:35(萬元)
中文摘要
認知無線電(CR)技術正在業界引起廣泛關注,其實現的核心之一在於高速高精度ADC,而流水線型(Pipeline)是高速高精度ADC的首選結構,隨著速度和精度的提高,對時鐘占空比和抖動的要求越來越高,尋求高速、低抖動的時鐘占空比校準方法引起了學術界的廣泛關注。充分利用連續時間積分器簡單、可靠的優勢,本項目創新性地提出了兩種時鐘占空比校準的結構方案,其特點包括結構簡單、附加抖動低、校準精度高、可校準範圍寬等。本項目的核心研究內容是建立一套時鐘占空比校準電路的設計理論和實現方法,包括:(1)占空比校準電路在抖動和工作速度方面的理論研究;(2)套用所取得的研究成果,指導適用於高速高精度ADC的低附加抖動的時鐘占空比校準電路設計;(3)進行高速時鐘占空比校準電路設計驗證。

相關詞條

熱門詞條

聯絡我們