數字電路基礎與套用

數字電路基礎與套用

《數字電路基礎與套用》是2008年機械工業出版社出版的圖書,作者是李響初。本書主要介紹了數字電子技術的基礎理論和分析、設計方法。

基本介紹

  • 書名:數字電路基礎與套用
  • 作者:李響初
  • ISBN:9787111249979
  • 定價:30.00 元
  • 出版社機械工業出版社
  • 出版時間:2008年10月
  • 開本:16
內容簡介,圖書目錄,

內容簡介

《數字電路基礎與套用》主要介紹了數字電子技術的基礎理論和分析、設計方法,內容主要包括數字邏輯基礎、常用邏輯器件及其套用、數字電路的分析和設計方法、脈衝產生電路與數模接口、數字系統設計等內容。具有選材注重實用性、系統性和先進性,有利於提高讀者套用數字電子技術解決實際問題的能力等特點。
《數字電路基礎與套用》適合於電子產品開發設計人員作為參考資料;也可作為中等職業學校、3年制和5年制高職高專計算機專業和電子類專業教材。

圖書目錄

前言
第1章 數字電路基礎
1.1 概述
1.1.1 數位訊號和模擬信號
1.1.2 數制和碼制
1.2 算術運算和邏輯運算
1.2.1 算術運算
1.2.2 邏輯運算
1.3 邏輯代表的基本公式和基本定理
1.3.1 基本公式
1.3.2 邏輯代數的基本定理
1.4 邏輯函式及其描述方法
1.4.1 邏輯函式
1.4.2 邏輯函式的描述方法
1.4.3 邏輯函式的標準形式
1.5 邏輯函式的化簡方法
1.5.1 邏輯函式的最簡形式
1.5.2 公式化簡法
1.5.3 卡諾圖化簡法
1.5.4 特殊形式的邏輯函式化簡
1.5.5 邏輯函式的系統簡化法
第2章 數字集成邏輯門電路
2.1 概述
2.2 半導體器件的開關特性
2.2.1 晶體二極體的開關特性
2.2.2 晶體三極體的開關特性
2.2.3 MOS管的開關特性
2.2.4 半導體器件開關特性套用
2.3 數字TTL集成邏輯門電路
2.3.1 TTL與非門的電路結構和工作原理
2.3.2 TTL異或門的電路結構和工作原理
2.3.3 其他類型的TTL邏輯門電路
2.3.4 TTL數字積體電路系列簡介
2.4 集成CMOS邏輯門電路
2.4.1 CMOS反相器電路結構與工作原理
2.4.2 其他類型的CMOS邏輯門電路
2.4.3 CMOS數字積體電路系列簡介
2.5 TTL、CMOS邏輯門接口電路
2.5.1 用TTL電路驅動CMOS電路
2.5.2 用CMOS電路驅動TTL電路
2.6 數字積體電路型號命名規則
2.6.1 TTL數字積體電路型號組成及符號的意義
2.6.2 CM0S數字積體電路型號組成及符號的意義
2.7 數字電路故障診斷與維修方法簡介
2.7.1 數字積體電路的失效原因分析
2.7.2 數字積體電路常見故障與診斷方法
2.7.3 數字電路故障診斷與維修方法
第3章 組合邏輯電路
3.1 概述
3.2 組合邏輯電路的分析方法
3.2.1 加法器
3.2.2 數值比較器
3.2.3 數據選擇器
3.2.4 編碼器
3.2.5 解碼器
3.3 組合邏輯電路的設計方法
3.3.1 採用小規模集成門電路的組合邏輯電路設計
3.3.2 採用中規模集成門電路的組合邏輯電路設計
3.4 組合邏輯電路的競爭冒險現象
3.4.1 邏輯競爭與冒險
3.4.2 邏輯冒險的識別
3.4.3 邏輯冒險的消除方法
第4章 集成觸發器
4.1 概述
4.2 基本Rs觸發器
4.2.1 基本RS觸發器的電路結構與工作原理
4.2.2 基本RS觸發器邏輯功能的描述
4.3 同步觸發器
4.3.1 同步RS觸發器
4.3.2 同步D觸發器
4.3.3 同步JK觸發器
4.3.4 同步T觸發器
4.4 主從集成觸發器
4.4.1 主從RS集成觸發器
4.4.2 主從JK集成觸發器
4.5 邊沿集成觸發器
4.5.1 邊沿JK觸發器
4.5.2 CMOS邊沿觸發器
4.5.3 維持-阻塞觸發器
第5章 時序邏輯電路
5.1 概述
5.2 時序邏輯電路的分析方法
5.3 暫存器
5.3.1 數碼暫存器
5.3.2 移位暫存器
5.3.3 暫存器的邏輯功能擴展
5.3.4 暫存器的套用
5.4 計數器
5.4.1 同步計數器
5.4.2 異步計數器
5.4.3 計數器的邏輯功能擴展
5.4.4 計數器的套用
5.5 時序邏輯電路的設計方法
5.5.1 採用小規模集成門電路的時序邏輯電路設計
5.5.2 採用中規模集成門電路的時序邏輯電路設計
第6章 脈衝信號的產生與整形
6.1 概述
6.2 施密特觸發器
6.2.1 用門電路構成的施密特觸發器
6.2.2 集成施密特觸發器
6.2.3 施密特觸發器的套用
6.3單穩態觸發器
6.3.1 用門電路構成的單穩態觸發器
6.3.2 集成單穩態觸發器
6.4 多諧振盪器
6.4.1 電容正反饋多諧振盪器
6.4.2 用施密特觸發器構成的多諧振盪器
6.4.3 石英晶體多諧振盪器
6.5 555集成定時器及其套用
6.5.1 555集成定時器的結構及其功能
6.5.2 用555集成定時器構成的單穩態觸發器
6.5.3 用555集成定時器構成的多諧觸發器
6.5.4 用555集成定時器構成的施密特觸發器
6.5.5 用555集成定時器構成的占空比可調的矩形波發生器
第7章 半導體存儲器與可程式邏輯器件
7.1 半導體存儲器
7.2 隨機存取存儲器
7.2.1 RAM的基本結構和工作原理
7.2.2 常用RAM晶片
7.3 讀存儲器
7.3.1 ROM的基本結構和工作原理
7.3.2 固定唯讀存儲器
7.3.3 一次性可程式唯讀存儲器
7.3.4 可擦除可程式唯讀存儲器
7.3.5 常用E2PROM晶片
7.3.6 閃速存儲器
7.3.7 存儲器存儲容量的擴展
7.4 順序存取存儲器
7.4.1 動態CMOS移存單元
7.4.2 順序存取存儲器的基本結構及工作原理
7.5 可程式邏輯器件
7.5.1 可程式邏輯器件的基本結構
7.5.2 簡單可程式邏輯器件
7.6 高密度可程式邏輯器件
7.6.1 複雜可程式邏輯器件
7.6.2 現場可程式門陣列
7.6.3 可程式邏輯器件的開發與測試
第8章 數模接口電路及套用
8.1 概述
8.2 集成數模轉換器
8.2.1 數模轉換的基本概念
8.2.2 權電阻網路DAC
8.2.3 倒T形電阻網路DAC
8.2.4 權電流型網路DAC
8.2.5 集成DAC的主要技術指標
8.2.6 集成DAC晶片的選擇與套用
8.3 集成模數轉換器
8.3.1 模數轉換的基本原理
8.3.2 並行比較型ADC
8.3.3 逐次逼近型ADC
8.3.4 雙積分型ADC
8.3.5 集成ADC的主要技術指標
8.3.6 集成ADC晶片的選擇與套用
第9章 數字系統設計
9.1 數字系統設計概述
9.2 數據子系統的設計
9.3 控制子系統的設計
9.3.1 ASM圖描述法
9.3.2 控制子系統設計
9.4 數字系統設計舉例
9.4.1 交通信號燈控制系統
9.4.2 數字式電子鐘
附錄
附錄A 17B型數字萬用表使用說明
附錄B ICl33C型數字積體電路測試儀使用說明
附錄C GDS一840型數字存儲示波器使用說明
……

相關詞條

熱門詞條

聯絡我們