數字電子技術基礎(2014年北京郵電大學出版社出版的圖書)

數字電子技術基礎(2014年北京郵電大學出版社出版的圖書)

本詞條是多義詞,共52個義項
更多義項 ▼ 收起列表 ▲

《數字電子技術基礎》是2014年北京郵電大學出版社出版的圖書,作者是湯秀芬,李虹。

基本介紹

  • 中文名:數字電子技術基礎
  • 作者:湯秀芬,李虹 
  • 出版社:北京郵電大學出版社
  • 出版時間:2014年12月1日
  • 頁數:271 頁
  • 開本:16 開
  • 裝幀:平裝
  • ISBN:9787563542116
內容簡介,圖書目錄,

內容簡介

《數字電子技術基礎/普通高等教育“十二五”規劃教材》是依據教育部教學指導委員會電子信息科學與電氣信息類平台課程教學基本要求編寫。全書共9章,主要內容包括數制和碼制,邏輯代數,邏輯門電路,組合邏輯電路,鎖存器和觸發器,時序邏輯電路,半導體存儲器可程式邏輯器件,脈衝波形的產生和整形,數/模和模/數轉換器等,各章末都附有小結和習題,以利於學生理論聯繫實際,鞏固所學知識。
  《數字電子技術基礎/普通高等教育“十二五”規劃教材》可作為高等院校電子、電氣、計算機等信息類本科專業“數字電子技術基礎”課程的教材,也可供其他各相關專業的學生和從事電子技術工作的工程技術人員參考。

圖書目錄

第1章 數制和碼制
1.1 概述
1.2 數制
1.2.1 十進制
1.2.2 二進制
1.2.3 十六進制和八進制
1.2.4 不同進制數之間的轉換
1.3 二進制算術運算
1.3.1 二進制算術運算的特點
1.3.2 反碼、補碼和補碼運算
1.4 幾種常用的編碼
1.4.1 十進制代碼
1.4.2 格雷(Gray)碼
1.4.3 ASCII碼
1.4.4 奇偶校驗碼
本章小結
習題
第2章 邏輯代數
2.1 概述
2.2 邏輯代數
2.2.1 基本邏輯運算
2.2.2 複合邏輯運算
2.2.3 邏輯代數的基本公式和常用公式
2.2.4 邏輯代數的基本規則
2.3 邏輯函式及其表示方法
2.3.1 邏輯函式
2.3.2 邏輯函式的表示方法
2.3.3 邏輯函式的兩種標準形式
2.3.4 邏輯函式形式的變換
2.4 邏輯函式的化簡
2.4.1 化簡法的意義
2.4.2 公式化簡法
2.4.3 卡諾圖化簡法
2.5 具有無關項的邏輯函式的化簡
2.5.1 無關項
2.5.2 具有無關項的邏輯函式化簡
2.6 用Multisim 11.0進行邏輯函式的化簡與變換
本章小結
習題
第3章 邏輯門電路
3.1 概述
3.2 CMOS邏輯門電路
3.2.1邏輯電路的電氣特性
3.2.2 MOS管的開關特性
3.2.3 CMOS反相器的電路結構和工作原理
3.2.4 CMOS邏輯門電路
3.2.5 CMOS漏極開路門和三態門電路
3.2.6 CMOS傳輸門
3.2.7 CMOS邏輯門電路的技術參數
3.3 TTL邏輯門電路
3.3.1 雙極性三極體BJT的開關特性
3.3.2 分立元件門電路
3.3.3 基本的三極體反相器的動態性能
3.3.4 TTL反相器的電路結構和工作原理
3.3.5 TTL與非邏輯門電路
3.3.6 TTL集電極開路門和三態門電路
3.3.7 LSTTL門電路
3.4 雙極型CMOS門電路
3.5 邏輯門電路的接口
本章小結
習題
第4章 組合邏輯電路
4.1 概述
4.2 組合邏輯電路的分析
4.3 組合邏輯電路的設計
4.4 組合邏輯電路中的競爭冒險現象
4.4.1 競爭冒險現象及其產生原因
4.4.2 檢查競爭冒險現象的方法
4.4.3 消除競爭冒險的方法
4.5 常用的組合邏輯電路
4.5.1 編碼器
4.5.2 解碼器
4.5.3 數據選擇器
4.5.4 加法器
4.5.5 數值比較器
4.6 用Multisim 11.0分析組合邏輯電路
本章小結
習題
第5章 鎖存器和觸發器
5.1 概述
5.2 SR鎖存器
5.3 鐘控鎖存器
5.3.1 鐘控SR鎖存器
5.3.2 鐘控D鎖存器
5.3.3 鐘控D鎖存器的動態參數
5.3.4 集成三態輸出八D鎖存器
5.4 主從觸發器
5.5 邊沿觸發器
5.5.1 維持阻塞觸發器
5.5.2 利用傳輸延遲的觸發器
5.6 觸發器的邏輯功能
5.7 觸發器的動態參數
本章小結
習題
第6章 時序邏輯電路
6.1 概述
6.2 時序邏輯電路的分析
6.2.1 同步時序邏輯電路的分析
6.2.2 異步時序邏輯電路的分析
6.3 同步時序邏輯電路的設計
6.3.1 設計同步時序邏輯電路的一般步驟
6.3.2 同步時序邏輯電路設計舉例
6.4 計數器
6.4.1 異步二進制計數器
6.4.2 同步二進制計數器
6.4.3 集成計數器
6.5 暫存器和移位暫存器
6.5.1 暫存器和移位暫存器
6.5.2 移位暫存器型計數器
6.6 用Multisim 11.0分析時序邏輯電路
本章小結
習題
第7章 半導體存儲器和可程式邏輯器件
7.1 半導體存儲器概述
7.1.1 半導體存儲器的性能指標
7.1.2 半導體存儲器的分類
7.2 唯讀存儲器ROM
7.2.1 ROM的基本結構及工作原理
7.2.2 幾種不同類型的ROM
7.2.3 用ROM實現組合邏輯函式
7.3 隨機存取存儲器RAM
7.3.1 RAM的基本結構和工作原理
7.3.2 RAM的基本存儲單元
7.3.3 RAM存儲容量的擴展
7.4 可程式邏輯器件(PLD)
7.4.1 概述
7.4.2 PLD的基本結構、表示方法和分類
7.4.3 簡單可程式邏輯器件(SPLD)
7.4.4 複雜可程式邏輯器件(CPLD)
7.4.5 現場可程式門陣列(FPGA)
本章小結
習題
第8章 脈衝波形的產生和整形
8.1 概述
8.2 施密特觸發器
8.2.1 施密特觸發器的特點
8.2.2 施密特觸發器的電路組成及工作原理
8.2.3 施密特觸發器的套用
8.3 單穩態觸發器
8.3.1 單穩態觸發器的特點
8.3.2 單穩態觸發器的電路組成及工作原理
8.3.3 單穩態觸發器的套用
8.4 多諧振盪器
8.4.1 多諧振盪器的特點
8.4.2 RC多諧振盪器
8.4.3 石英晶體多諧振盪器
8.5 555定時器
8.5.1 555定時器的電路組成及工作原理
8.5.2 555定時器的套用
8.6 用Multisim 11.0分析555定時器
本章小結
習題
第9章 數/模和模/數轉換器
9.1 概述
9.2 D/A轉換器(DAC)
9.2.1 D/A轉換的基本原理
9.2.2 DAC的基本組成及分類
9.2.3 幾種不同類型的DAC
9.2.4 DAC中的模擬電子開關
9.2.5 DAC的輸出方式
9.2.6 DAC的主要技術指標
9.3 A/D轉換器(ADC)
9.3.1 A/D轉換的基本原理
9.3.2 ADC的基本組成和分類
9.3.3 幾種不同類型的ADC
9.3.4 ADC的主要技術指標
本章小結
習題
參考文獻

相關詞條

熱門詞條

聯絡我們