數字電子技術基礎(任駿原、楊玉強、劉維學編著書籍)

數字電子技術基礎(任駿原、楊玉強、劉維學編著書籍)

《數字電子技術基礎》是2013年清華大學出版社出版的圖書,作者是任駿原、楊玉強、劉維學。

基本介紹

  • 書名:數字電子技術基礎
  • 作者:任駿原、楊玉強、劉維學
  • ISBN:9787302306337
  • 定價:33元
  • 出版社:清華大學出版社
  • 出版時間:2013.02.01
內容簡介,圖書目錄,

內容簡介

本書全面地介紹了數字電子電路的基本理論、基本分析方法和設計方法。全書共分8章,包括數字邏輯基礎、集成邏輯門、組合邏輯電路、觸發器、時序邏輯電路、脈衝產生與整形電路、半導體存儲器和可程式邏輯器件、數模與模數轉換電路等。本書每章後有小結,各章均配有習題,書末有自測題和習題的參考答案,易於學習。本書可作為高等學校、高等職業院校理工科專業學生的教材,還可供高等學校教師、研究生及從事數字電子技術研究的科技人員參考。

圖書目錄

第1章數字邏輯基礎
1.1數字邏輯電路概述
1.1.1數位訊號和數字邏輯電路
1.1.2數字邏輯電路的特點
1.1.3數字邏輯電路的分類
1.2數制與編碼
1.2.1數制
1.2.2編碼
1.3基本邏輯運算、複合邏輯運算及其描述
1.3.1邏輯代數與邏輯變數
1.3.2三種基本邏輯運算及其描述
1.3.3複合邏輯運算及其描述
1.4邏輯代數中的公式和定理
1.4.1基本公式
1.4.2常用公式
1.4.3基本定理
1.5邏輯函式的表示方法及相互轉換
1.5.1邏輯函式的真值表
1.5.2邏輯函式的表達式
1.5.3邏輯函式的邏輯圖
1.5.4邏輯函式的卡諾圖
1.5.5邏輯函式各種表示方法之間的轉換
1.6邏輯函式的化簡
1.6.1邏輯函式的公式化簡法
1.6.2邏輯函式的卡諾圖化簡法
1.6.3具有無關項的邏輯函式化簡
1.6.4邏輯函式的條件限定化簡
本章小結
自測題
習題
第2章集成邏輯門
2.1集成邏輯門概述
2.2TTL集成邏輯門
2.2.1TTL與非門
2.2.2其他功能的TTL門電路
2.2.3其他類型的TTL門電路
2.2.4TTL門電路系列
2.3CMOS邏輯門
2.3.1CMOS反相器
2.3.2其他功能的CMOS門電路
2.3.3其他類型的CMOS門電路
2.3.4CMOS門電路系列
2.4TTL邏輯門和CMOS邏輯門的主要特點及正確使用
2.4.1TTL邏輯門和CMOS邏輯門的主要特點
2.4.2邏輯門多餘輸入端的處理
2.4.3TTL邏輯門和CMOS邏輯門之間的連線
2.5門電路Multisim仿真實例
本章小結
自測題
習題
Multisim仿真練習題
第3章組合邏輯電路
3.1組合邏輯電路概述
3.1.1組合邏輯電路的特點
3.1.2組合邏輯電路邏輯功能的描述方法
3.1.3組合邏輯電路的分類
3.2組合邏輯電路的分析方法和設計方法
3.2.1組合邏輯電路的分析方法
3.2.2組合邏輯電路的設計方法
3.3常用組合邏輯電路
3.3.1加法器
3.3.2數值比較器
3.3.3編碼器
3.3.4解碼器
3.3.5數據分配器
3.3.6數據選擇器
3.4用中規模集成組合邏輯器件實現組合邏輯函式
3.4.1用二進制解碼器實現組合邏輯函式
3.4.2用數據選擇器實現組合邏輯函式
3.4.3用加法器實現組合邏輯函式
3.5組合邏輯電路的競爭冒險
3.5.1產生競爭冒險的原因
3.5.2檢查競爭冒險的方法
3.5.3消除競爭冒險的方法
3.6組合邏輯電路Multisim仿真實例
本章小結
自測題
習題
Multisim仿真練習題
第4章觸發器
4.1觸發器概述
4.1.1觸發器的特點
4.1.2觸發器的現態和次態
4.1.3觸發器的分類
4.1.4觸發器的邏輯功能描述方法
4.2基本觸發器
4.2.1與非門構成的基本RS觸發器
4.2.2或非門構成的基本RS觸發器
4.3同步觸發器
4.3.1同步RS觸發器
4.3.2同步D觸發器
4.3.3同步JK觸發器
4.3.4同步T觸發器
4.3.5同步觸發器的動作特點及時序圖
4.4邊沿觸發器
4.4.1邊沿D觸發器
4.4.2邊沿JK觸發器
4.4.3邊沿觸發器的動作特點及時序圖
4.5觸發器Multisim仿真實例
本章小結
自測題
習題
Multisim仿真練習題
第5章時序邏輯電路
5.1時序邏輯電路概述
5.1.1時序邏輯電路的特點
5.1.2時序邏輯電路邏輯功能的描述方法
5.1.3時序邏輯電路的分類
5.2時序邏輯電路的分析方法
5.2.1時序邏輯電路的分析步驟
5.2.2同步時序邏輯電路分析舉例
5.2.3異步時序邏輯電路分析舉例
5.3常用時序邏輯電路
5.3.1暫存器和移位暫存器
5.3.2計數器
5.4時序邏輯電路的設計方法
5.4.1基於觸發器的同步計數器設計
5.4.2基於觸發器的移位暫存器型計數器自啟動設計
5.4.3基於邏輯函式修改技術的N進制同步計數器設計
5.4.4基於MSI計數器和邏輯函式修改技術的任意計數器設計
5.4.5基於觸發器的一般同步時序邏輯電路設計
5.4.6基於MSI計數器的一般同步時序邏輯電路設計
5.5時序邏輯電路Multisim仿真實例
本章小結
自測題
習題
Multisim仿真練習題
第6章脈衝產生與整形電路
6.1脈衝產生與整形電路概述
6.2555定時器
6.2.1555定時器的電路結構
6.2.2555定時器的功能
6.3施密特觸發器
6.3.1施密特觸發器的特點
6.3.2由555定時器構成的施密特觸發器
6.3.3施密特觸發器的套用
6.4單穩態觸發器
6.4.1單穩態觸發器的特點
6.4.2由555定時器構成的單穩態觸發器
6.4.3單穩態觸發器的套用
6.5多諧振盪器
6.5.1多諧振盪器的特點
6.5.2由555定時器構成的多諧振盪器
6.5.3555定時器構成的多諧振盪器的其他形式
6.6其他形式的脈衝產生與整形電路
6.6.1由門構成的施密特觸發器和集成施密特觸發器
6.6.2由門構成的單穩態觸發器和集成單穩態觸發器
6.6.3由門構成的多諧振盪器
6.6.4石英晶體多諧振盪器
6.7脈衝產生與整形電路Multisim仿真實例
本章小結
自測題
習題
Multisim仿真練習題
第7章半導體存儲器和可程式邏輯器件
7.1存儲器和可程式邏輯器件概述
7.2隻讀存儲器
7.2.1隻讀存儲器的分類及基本結構
7.2.2掩膜ROM
7.2.3可程式唯讀存儲器
7.2.4可擦除的可程式唯讀存儲器
7.2.5用ROM實現組合邏輯函式的套用
7.3隨機存取存儲器
7.3.1RAM的基本結構
7.3.2RAM的存儲單元
7.3.32114靜態RAM簡介
7.3.4RAM的容量擴展
7.4可程式邏輯器件簡介
7.4.1PLD的有關邏輯約定
7.4.2PROM的PLD表示
7.4.3可程式邏輯陣列
7.4.4可程式陣列邏輯
7.4.5通用陣列邏輯
7.5存儲器電路Multisim仿真實例
本章小結
自測題
習題
Multisim仿真練習題
第8章數模與模數轉換電路
8.1數模與模數轉換概述
8.2數模轉換器
8.2.1二進制權電阻網路D/A轉換的基本原理
8.2.2R2R倒T形電阻網路D/A轉換基本原理
8.2.3DAC的主要技術指標
8.2.4集成DAC0832簡介
8.3模數轉換器
8.3.1A/D轉換的基本原理
8.3.2並行比較ADC
8.3.3逐次逼近ADC
8.3.4雙積分ADC
8.3.5ADC的主要技術指標
8.3.6集成ADC0809簡介
8.4數模與模數轉換電路Multisim仿真實例
本章小結
自測題
習題
Multisim仿真練習題
附錄AMultisim10仿真軟體簡介
A.1Multisim10的主界面
A.2Multisim10的元器件庫
A.3Multisim10的虛擬儀器
A.4Multisim10的分析工具
A.5Multisim10的基本操作方法
附錄B自測題參考答案
附錄C習題參考答案
參考文獻

相關詞條

熱門詞條

聯絡我們