微機原理與接口技術第5版

微機原理與接口技術第5版

《微機原理與接口技術第5版》是2014年7月1日機械工業出版社出版的圖書,作者是錢曉捷、王義琴、范喆。

基本介紹

  • 中文名:微機原理與接口技術第5版
  • 作者:錢曉捷、王義琴、范喆
  • 出版社:機械工業出版社
  • ISBN:9787111472063
內容簡介,圖書目錄,

內容簡介

《微機原理與接口技術·基於IA-32處理器和32位彙編語言(第5版)/普通高等教育“十一五”國家級規劃教材》以32位處理器、32位彙編語言和32位個人微機系統為起點,從套用角度,使用循序漸進、深入淺出、突出實踐的方法,為讀者展開IA-32處理器發展和微型機組成、處理器編程結構、常用指令及其彙編語言程式設計(32位Windows控制台環境和16位DOS環境)、存儲系統、微機匯流排、輸入輸出接口及其套用技術,還特別介紹了高速緩衝存儲器、指令流水線、多媒體指令、超標量、動態執行、多核等先進技術。

圖書目錄

教學建議
第1章 微型計算機系統概述
1.1 微型計算機的發展
1.1.1 通用微處理器
1.1.2 專用微處理器
1.1.3 摩爾定律
1.2 Intel 80x86系列處理器
1.2.1 16位80x86處理器
1.2.2 IA-32處理器
1.2.3 Intel 64處理器
1.3 微型計算機的系統組成
1.3.1 馮·諾伊曼計算機結構
1.3.2 微型計算機的硬體系統
1.3.3 PC微機結構
1.3.4 計算機系統的層次結構
1.3.5 微型計算機的軟體系統
第1章總結
第1章習題
第2章 處理器結構
2.1 處理器的功能結構
2.1.1 處理器的基本結構
2.1.2 8086的功能結構
2.1.3 80386的功能結構
2.1.4 Pentium的功能結構
2.2 暫存器
2.2.1 通用暫存器
2.2.2 標誌暫存器
2.2.3 專用暫存器
2.3 存儲器組織
2.3.1 存儲模型
2.3.2 工作方式
2.3.3 邏輯地址
2.4 彙編語言基礎
2.4.1 指令代碼格式
2.4.2 語句格式
2.4.3 源程式框架
2.4.4 開發過程
2.5 數據定址方式
2.5.1 立即數定址方式
2.5.2 暫存器定址方式
2.5.3 存儲器定址方式
2.5.4 各種數據定址方式總結
第2章總結
第2章習題
第3章 數據處理
3.1 數據表示
3.1.1 數制
3.1.2 數值的編碼
3.1.3 字元的編碼
3.2 常量表達
3.3 變數套用
3.3.1 變數定義
3.3.2 變數屬性
3.4 數據傳送類指令
3.4.1 通用數據傳送指令
3.4.2 堆疊操作指令
3.4.3 其他傳送指令
3.5 算術運算類指令
3.5.1 狀態標誌
3.5.2 加法指令
3.5.3 減法指令
3.5.4 乘除法等指令
3.6 位操作類指令
3.6.1 邏輯運算指令
3.6.2 移位指令
3.7 串操作類指令
3.7.1 串傳送指令
3.7.2 串檢測指令
3.8 IA-32指令系統
第3章總結
第3章習題
第4章 彙編語言程式設計
4.1 分支程式結構
4.1.1 無條件轉移指令
4.1.2 條件轉移指令
4.1.3 單分支程式結構
4.1.4 雙分支程式結構
4.2 循環程式結構
4.2.1 循環指令
4.2.2 計數控制循環
4.2.3 條件控制循環
4.3 子程式結構
4.3.1 子程式指令
4.3.2 子程式設計
4.3.3 參數傳遞
4.3.4 程式模組
4.4 Windows應用程式編程
4.4.1 作業系統函式調用
4.4.2 控制台應用程式
4.4.3 圖形視窗應用程式
4.5 與C++語言混合編程
4.5.1 嵌入彙編
4.5.2 模組連線
第4章總結
第4章習題
第5章 微機匯流排
5.1 匯流排技術
5.1.1 匯流排類型
5.1.2 匯流排的數據傳輸
5.1.3 匯流排信號和匯流排時序
5.2 8086的引腳信號
5.2.1 地址/數據信號
5.2.2 讀寫控制信號
5.2.3 其他控制信號
5.3 8086的匯流排時序
5.3.1 寫匯流排周期
5.3.2 讀匯流排周期
5.4 Pentium處理器的引腳和時序
5.4.1 引腳定義
5.4.2 匯流排周期
5.5 微機系統匯流排
5.5.1 PC匯流排的發展
5.5.2 ISA匯流排
5.5.3 PCI匯流排
5.5.4 USB匯流排
第5章總結
第5章習題
第6章 存儲系統
6.1 存儲系統的層次結構
6.1.1 技術指標
6.1.2 層次結構
6.1.3 局部性原理
6.2 主存儲器
6.2.1 讀寫存儲器
6.2.2 唯讀存儲器
6.2.3 存儲器地址解碼
6.2.4 主存空間分配
6.3 高速緩衝存儲器
6.3.1 工作原理
6.3.2 地址映射
6.3.3 替換算法
6.3.4 寫入策略
6.3.5 80486的L1 Cache
6.3.6 Pentium的L1 Cache
6.4 存儲管理
6.4.1 段式存儲管理
6.4.2 頁式存儲管理
第6章總結
第6章習題
第7章 輸入輸出接口
7.1 I/O接口概述
7.1.1 I/O接口的典型結構
7.1.2 I/O連線埠的編址
7.1.3 輸入輸出指令
7.1.4 16位DOS應用程式
7.2 無條件傳送和查詢傳送
7.2.1 無條件傳送
7.2.2 查詢傳送
7.3 中斷控制系統
7.3.1 中斷傳送
7.3.2 IA-32中斷系統
7.3.3 內部中斷服務程式
7.3.4 中斷控制器
7.3.5 外部中斷服務程式
7.3.6 駐留中斷服務程式
7.4 DMA傳送
7.4.1 DMA傳送過程
7.4.2 DMA控制器
第7章總結
第7章習題
第8章 常用接口技術
8.1 定時控制接口
8.1.1 8253/8254定時器
8.1.2 定時器的套用
8.2 並行接口
8.2.1 並行接口電路82
8.2.2 並行接口的套用
8.2.3 鍵盤及其接口
8.2.4 數碼管及其接口
8.3 異步串列通信接口
8.3.1 異步串列通信格式
8.3.2 異步串列接口標準
8.3.3 異步串列通信程式
8.4 模擬接口
8.4.1 模擬輸入輸出系統
8.4.2 D/A轉換器
8.4.3 A/D轉換器
第8章總結
第8章習題
第9章 處理器性能提高技術
9.1 精簡指令集計算機技術
9.1.1 複雜指令集和精簡指令集
9.1.2 RISC技術的主要特點
9.2 指令流水線技術
9.2.1 指令流水線思想
9.2.2 80486的指令流水線
9.3 浮點數據處理單元
9.4 並行處理技術
9.4.1 並行性概念
9.4.2 數據級並行
9.4.3 指令級並行
9.4.4 執行緒級並行
第9章總結
第9章習題
附錄 輸入輸出子程式庫
參考文獻

相關詞條

熱門詞條

聯絡我們