《多核處理器中面向對象Cache體系結構技術研究》是依託中國人民解放軍國防科技大學,由唐玉華擔任項目負責人的面上項目。
基本介紹
- 中文名:多核處理器中面向對象Cache體系結構技術研究
- 項目類別:面上項目
- 項目負責人:唐玉華
- 依託單位:中國人民解放軍國防科技大學
- 負責人職稱:研究員
- 批准號:60873014
- 研究期限:2009-01-01 至 2011-12-31
- 申請代碼:F0204
- 支持經費:33(萬元)
《多核處理器中面向對象Cache體系結構技術研究》是依託中國人民解放軍國防科技大學,由唐玉華擔任項目負責人的面上項目。
《面向對象的基三多核處理器體系結構關鍵技術研究》是依託北京理工大學,由石峰擔任項目負責人的面上項目。項目摘要 TriBA(Triplet Based Architecture,基3體系結構)是申請者提出的全新面向計算密集型套用的CMP體系結構,其處理節點硬體直接...
《面向共享Cache多核處理器的低功耗關鍵技術研究》是依託北京工業大學,由方娟擔任項目負責人的青年科學基金項目。項目摘要 低功耗是多核/眾核處理器發展中所追求的重要目標之一。隨著處理器核心數量的增多,會帶來線延遲增加和功耗增大的...
研究了多核處理器支持的頻繁訪問索引結構,以最佳化資料庫索引的共享Cache訪問性能。研究多執行緒執行時的Cache訪問性能最佳化算法,如:排序算法、哈希連線算法和嵌套循環算法等,實驗表明能夠提高資料庫常用查詢執行性能。最後,研究多執行緒調度算法...
《基於測量方法的多核處理器Cache特性分析模型》是依託東北大學,由張軼擔任項目負責人的青年科學基金項目。中文摘要 實體處理器上Cache結構信息的不透明給高質量軟體開發設定了諸多障礙,而多核處理器上由於其Cache結構發生了較大變化使得這...
《Cache訪問最佳化的空間資料庫查詢處理技術研究》是依託中國人民解放軍國防科技大學,由熊偉擔任項目負責人的面上項目。中文摘要 隨著計算機硬體技術的發展,具有高速Cache的多核處理器和大容量記憶體成為資料庫伺服器的標準配置。要充分利用這些...
但隨著集成度的不斷提高,可靠性問題成為多核處理器研發和套用重要問題之一。本項目擬通過對處理器可靠性和故障分析,研究多核處理器各級Cache、片上網路(NoC)等關鍵模組故障時的容錯技術。包括:基於組劃分的Cache行級容錯技術;基於網路...
同時,還將採用大容量片內eDRAM共享二級Cache技術,有效降低了存儲器訪問延遲,滿足多核處理器存儲頻寬需求。片內多核互連通信結構採用了片上互連網路構架來支持多個高性能核心間的並行通信,並提供了信箱與DMA傳輸兩種粒度的通信。片內多核...
訪存頻寬的管理方面,在仔細研究多核處理器存儲訪問特點的基礎上,提出了三種片外存儲頻寬最佳化方法:基於虛擬時間的兩級訪存調度器、可配置地址映射算法和活躍頁面VopSMB(Virtual open-page stream buffer)結構。
多核處理器是計算機系統結構發展的必然趨勢,片上網路技術是多核處理器研發的關鍵。本項目擬針對大規模片上多核處理器發展的異構性和系統高頻寬、低延遲、低功耗等趨勢和需求,通過將最佳化的高速快取(Cache)一致性協定與片上網路結構有機...
《基於片上網路的多核處理器片上存儲系統最佳化技術》是依託清華大學,由薛一波擔任項目負責人的面上項目。項目摘要 多核處理器是計算機系統結構發展的必然趨勢,受到了學術界和工業界的熱捧。但是多核處理器的處理速度和存儲器的訪問速度...
通過三維集成技術將STT-MRAM與處理器集成在一起,可以大大降低靜態功耗。然而,STT-MRAM的寫操作是一個費時且耗能的過程,因此基於STT-RAM的片上快取架構設計需要新的低功耗設計技術降低動態功耗。本項目主要研究基於STT-RAM的片上快取的...