多核異步數據觸發微處理器設計關鍵技術研究

多核異步數據觸發微處理器設計關鍵技術研究

《多核異步數據觸發微處理器設計關鍵技術研究》是依託中國人民解放軍國防科技大學,由王志英擔任項目負責人的面上項目。

基本介紹

  • 中文名:多核異步數據觸發微處理器設計關鍵技術研究
  • 項目類別:面上項目
  • 項目負責人:王志英
  • 依託單位:中國人民解放軍國防科技大學
  • 負責人職稱:教授
  • 批准號:60873015
  • 研究期限:2009-01-01 至 2011-12-31
  • 申請代碼:F0204
  • 支持經費:37(萬元)
中文摘要
目前微處理器已經發展到多核時代,但是多核處理器的功耗是很難解決的問題。異步積體電路從本質上解決了同步積體電路在深亞微米和超深亞微米工藝條件下所面臨的時鐘扭曲問題,具有功耗低、電磁兼容性好、模組化和可重用性好等一系列優勢。本課題針對多核處理器的功耗問題,研究異步多核數據觸發微處理器設計關鍵技術,目的在於探索數據驅動的異步電路設計思想和數據觸發體系結構相結合帶來的低功耗特性在多核處理器設計上的套用。本課題將針對數據驅動的異步電路技術、基於數據驅動電路的多核異步數據觸發體系結構及其編程模型、數據驅動的異步片上互連技術、多核異步數據觸發微處理器的功耗評估和最佳化方法、性能評估和最佳化方法進行深入的研究,最終實現多核異步數據觸發微處理器原型。本課題的研究可以為高能量有效性的多核處理器的設計和實現提供堅實的理論和技術基礎,具有重要的理論意義和套用價值。

相關詞條

熱門詞條

聯絡我們