吳旦昱

吳旦昱

吳旦昱,男,中國科學院大學專任教師。

基本介紹

  • 中文名:吳旦昱
  • 國籍中國
  • 畢業院校華中科技大學
  • 學位/學歷:博士
  • 專業方向:微電子學與固體電子學;電子信息 
  • 職務:研究員 
人物經歷,教育背景,工作經歷,科研成果,發表論文,科研項目,

人物經歷

教育背景

2006-09--2011-07 中國科學院微電子研究所 博士
2002-09--2006-07 華中科技大學 本科/學士

工作經歷

2021-07~現在, 中國科學院微電子研究所, 研究員
2016-01~2021.6, 中國科學院微電子研究所, 副研究員
2011-07~2015-12,中國科學院微電子研究所, 助理研究員
2006-09~2011-07,中國科學院微電子研究所, 博士
2002-09~2006-07,華中科技大學, 本科/學士

科研成果

發表論文

(1) 100 Gb/s (4 x 25 Gb/s) real-time coherent UDWDM-PON with a large power budget, Journal of Optical Communications and Networking, 2020, 第 2 作者
(2) A 50-112-Gb/s PAM-4 Transmitter With a Fractional-Spaced FFE in 65-nm CMOS, IEEE Journal of Solid-State Circuits, 2020, 第 4 作者
(3) A 12-Bit 2.4 GS/s Four-Channel Pipelined ADC with a Novel On-Chip Timing Mismatch Calibration, Electronics, 2020, 第 3 作者
(4) A 4-bit 36 GS/s ADC with 18 GHz Analog Bandwidth in 40 nm CMOS Process, Electronics, 2020, 第 5 作者
(5) A 3GSps 12-bit Four-Channel Time-Interleaved Pipelined ADC in 40 nm CMOS Process, Electronics, 2019, 第 4 作者
(6) Demonstration of Bidirectional Real-Time 100 Gb/s (4×25 Gb/s) Coherent UDWDM-PON with Power Budget of 44 dB, OFC 2019, 2019, 第 2 作者
(7) Frequency-Domain Modeling and Analysis of Injection-Locked Oscillators, IEEE JOURNAL OF SOLID-STATE CIRCUITS, 2019, 第 4 作者
(8) A 112-Gb/s PAM-4 Transmitter With a 2-Tap Fractional-Spaced FFE in 65-nm CMOS, IEEE SOLID-STATE CIRCUITS LETTERS, 2019, 第 3 作者
(9) A 10-GS/s 8-bit SiGe ADC with isolated 4x4 analog input multiplexer, IEEE International Symposium on Circuits and Systems, 2019, 第 1 作者
(10) A 10-GS/s 8-bit 4-way interleaved Folding ADC in 0.18um SiGe-BiCMOS, IEICE Electronics Express, 2019, 第 2 作者
(11) A 1GS/s 12-bit Pipelined Folding ADC with a novel encoding algorithm, IEICE Electronics Express, 2019, 第 2 作者
(12) An 8 GSps 14 bit RF DAC With IM3<-62 dBc up to 3.6 GHz, IEEE Transactions on Circuits and Systems II: Express Briefs, 2019, 第 3 作者
(13) A 5GS/s 8-bit ADC with Self-Calibration in 0.18 μm SiGe BiCMOS Technology, Electronics, 2019, 第 5 作者
(14) A 2.6 GS/s 8-Bit Time-Interleaved SAR ADC in 55 nm CMOS Technology, Electronics, 2019, 第 6 作者
(15) A 3GS/s 12-bit Current-Steering Digital-to-Analog Converter (DAC) in 55 nm CMOS Technology, Electronics, 2019, 第 4 作者
(16) A 30GS/s 6bit SiGe ADC with input bandwidth over 18GHz and full data rate interface, IEEE Bipolar/BiCMOS Circuits and Technology Meeting, 2016, 第 1 作者
(17) A 4GS/s 8bit ADC Fabricated in 0.35um SiGeBiCMOS Technology, IEEE Bipolar/BiCMOS Circuits and Technology Meeting, 2013, 第 1 作者
(18) An ultra-high-speed direct digital synthesizer with nonlinear DAC and wave correction ROM, Analog Integrated Circuits and Signal Processing, 2012, 第 1 作者
(19) A 4 GS/s 4 bit ADC with 3.8GHz analog bandwidth in GaAs HBT technology, Journal of Semiconductor, 2011, 第 1 作者

科研項目

( 1 ) 5G 高性能基站A/D、D/A 轉換器試驗樣片研發及系統級驗證, 參與, 國家級, 2016-01--2018-12
( 2 ) 高速寬頻A/D轉換器, 主持, 國家級, 2017-01--2020-12
( 3 ) 3Gsps 12bit ADC和雙通道6Gsps 16bit DAC 關鍵電路及樣片研製, 主持, 國家級, 2020-01--2021-12
( 4 ) 高端示波器樣機研製, 主持, 部委級, 2020-01--2022-12

相關詞條

熱門詞條

聯絡我們