基本介紹
- 中文名:低電平
- 外文名:Vil
- 主要套用:測量電纜和保護連線
低電平(Vil)指的是保證邏輯門的輸入為低電平時所允許的最大輸入低電平,當輸入電平低於Vil時,則認為輸入電平為低電平。...
所謂電平,是指兩功率或電壓之比的對數,有時也可用來表示兩電流之比的對數。電平的單位分貝用dB表示。常用的電平有功率電平和電壓電平兩類,它們各自又可分為絕對...
高電平,指的是與低電平相對的高電壓,是電工程上的一種說法。在邏輯電平中,保證邏輯門的輸入為高電平時所允許的最小輸入高電平,當輸入電平高於輸入高電壓(Vih)...
低電平有效的意思就是說,一個廣義的理想開關,其常態為閉合狀態,也就是常保持1信號,當給其0信號時(也就是斷開此開關),這個開關將會觸發下級電路。...
低電平開機,主機板開機鍵觸發主機板開機電路工作,開機電路將觸發信號進行處理,最終向電源第14腳發出低電平信號,將電源的第14腳的高電平拉低,觸發電源工作,使電源各引腳...
電平信號是指用電平值表示的信號 ,電平值分為高電平“1”和低電平值”0”。...... 電平信號 [1] 是指用電平值表示的信號 ,電平值分為高電平“1”和低電平...
邏輯電平是指一種可以產生信號的狀態,通常由信號與地線之間的電位差來體現。邏輯電平的浮動範圍由邏輯家族中不同器件的特性所決定。...
負邏輯(Negative Logic)是相對正邏輯(Positive Logic)而言的,廣義上來講,和規定邏輯相反的邏輯可以稱為負邏輯或反邏輯;更多用於數字電路領域,將高電平對應邏輯為0,...
三態門(Three-state gate)亦稱“三態輸出門”、“三態門輸出電路”。是一種重要的匯流排接口電路。具有高電平、低電平和高阻抗三種輸出狀態的門電路。主要有電晶體-...
在GJB1217“電連線器試驗方法”中規定有“低電平接觸電阻” 和“接觸電阻”兩種試驗方法。其中低電平接觸電阻試驗方法基本內容與上述GB5095中的接觸電阻-毫伏法相同...
上拉就是將不確定的信號通過一個電阻嵌位在高電平,電阻同時起限流作用。而下拉電阻的設定的原則和上拉電阻是一樣的。下拉電阻是直接接到地上,接二極體的時候...
上電復位是指上電壓從無到有在RESET處會先處於高電平一段時間,然後由於該點通過電阻接地,則RESET該點的電平會逐漸的改變為低電平,從而使得單片機復位口電平從1...
PWM就是脈衝寬度調製的英文縮寫,方波高電平時間跟周期的比例叫占空比,例如1秒高電平1秒低電平的PWM波占空比是50%中文名 PWM信號 全稱 脈衝寬度調製 例如 1秒高...
上拉就是將不確定的信號通過一個電阻鉗位在高電平,電阻同時起限流作用。下拉同理,也是將不確定的信號通過一個電阻鉗位在低電平。上拉是對器件輸入電流,下拉是...
與非門是與門和非門的結合,先進行與運算,再進行非運算。與非門是當輸入端中有1個或1個以上是低電平時,輸出為高電平;只有所有輸入是高電平時,輸出才是低電平。...
邏輯門(Logic Gates)是在積體電路(Integrated Circuit)上的基本組件。簡單的邏輯門可由電晶體組成。這些電晶體的組合可以使代表兩種信號的高低電平在通過它們之後產生...
非門(英文:NOT gate)又稱非電路、反相器、倒相器、邏輯否定電路,簡稱非門,是邏輯電路的基本單元。非門有一個輸入和一個輸出端。當其輸入端為高電平(邏輯1)時...
普通調幅信號的產生可將調製信號與直流相加,再與載波信號相乘,即可實現普通調幅。可採用低電平調幅方法和高電平調幅方法。調幅解調方法 ...
與非門(英語:NAND gate)是數字電路的一種基本邏輯電路。若當輸入均為高電平(1),則輸出為低電平(0);若輸入中至少有一個為低電平(0),則輸出為高電平(1)。...
與非門(英語:NAND gate)是數字電路的一種基本邏輯電路。是與門和非門的疊加,有多個輸入和一個輸出。1若當輸入均為高電平(1),則輸出為低電平(0);若輸入中...
方波是一種非正弦曲線的波形,通常會與電子和訊號處理時出現。理想方波只有“高”和“低”這兩個值。電流或電壓的波形為矩形的信號即為矩形波信號,高電平在一個...