《∑△模數變換器電路宏模型建立及其模擬試驗研究》是依託天津大學,由王慧雲擔任項目負責人的面上項目。
基本介紹
- 中文名:∑△模數變換器電路宏模型建立及其模擬試驗研究
- 項目類別:面上項目
- 項目負責人:王慧雲
- 依託單位:天津大學
- 批准號:69372033
- 申請代碼:F0118
- 負責人職稱:副教授
- 研究期限:1994-01-01 至 1996-12-31
- 支持經費:6(萬元)
項目摘要
在國家自然科學基金資助下,三年來圍繞Σ△A/D變換器電路宏模型建立,在電路理論和計算機模擬試驗方面進行深入研究取得初步成果,為今後的研究工作打下了良好的基礎。在理論方面:我們對有源電路的反饋理論及其拓補關係進行了研究。對半不定有源多連線埠網路的性質及其等效模型進行了研究。在計算機模擬試驗研究方面,在對低階Σ△過取樣調製器電路模組設計基礎上,為了進一步提高1bit量化電路的信噪比,我們採用了改進MASH結構Σ△調製器,N階內插調製器,SC增益補償積分器的Σ△調製器和高階穩定無前饋Σ△調製器等方法進行深入研究,對各種方案中的反饋,前饋係數的選擇。實際電路設計作了大量工作。我們在國際國內會議上發表三篇論文。國際雜誌一篇,待發兩篇。