Verilog-HDL工程實踐入門

Verilog-HDL工程實踐入門

《Verilog-HDL工程實踐入門》是2005年8月1日北京航空航天大學出版社出版的圖書,作者是常曉明。

基本介紹

  • 書名:Verilog-HDL工程實踐入門
  • 出版社:北京航空航天大學出版社
  • 出版時間:2005年8月1日
  • 開本:16開
圖書信息,作者簡介,內容簡介,目錄,

圖書信息

平裝: 316頁
ISBN: 781077655X
條形碼: 9787810776554
尺寸: 25.9 x 18.3 x 1.4 cm
重量: 499 g

作者簡介

常曉明,工學博士,教授,博士生導師,現在太原理工大學計算機與軟體學院執教,同時任該校教務處處長。1985-1989年,1996-2000年兩次赴日本信州大學留學長達8年,分別獲得工學碩士和工學博士學位。主要從事的研究領域:計算機監控系統,檢測技術與自動化裝置。1986-2004年先後完成了20餘項科研課題及工程項目,目前還承擔山西省自然科學基金和回國留學人員基金等多項課題。在國內外各種學術期刊和會議上共發表論文40餘篇,並有出版的學術專著和專利。常曉明教授為山西省自然科學基金項目評審、山西省電子套用專家委員會委員、日本博士國際協同研究所(DIC)主任研究員、日本信州大學工學部國際研究者、日本信州大學協若研究室研究員,還兼任省自然科學基金項目評審,《今日電子》雜誌編委、第四屆中國煤炭教育協會高等教育分會委員、《中國大學教學》雜誌特約審稿人等多項社會職務。

內容簡介

本書從實踐的角度出發,全面介紹了硬體描述語言Verilog-HDL。通過與具體電路實驗的結合,使讀者能夠輕鬆地掌握Verilog-HDL的語法、結構、功能及其簡單套用。此外,本書還附帶一張特色光碟:網頁形式、學習方便;視頻效果、直觀生動;文檔齊全、設計快捷;源碼驗證、保你成功!
本書共有9章。第1章~第5章,通過套用Verilog-HDL描述的各種邏輯電路實例,詳細講解該語言的語法結構和仿真實現。第6章講述基於Verilog-HDL的硬體電路的實現。第7章介紹硬體開發應具備的條件。第8章說明全書所套用到的所有硬體基本單元的設計。第9章通過列舉8個簡單的套用實例,詳細講解數字電路系統設計的全過程。書中給出的全部仿真結果和硬體實現均經過驗證。
本書附帶光碟1張,包含全書所有的Verilog-HDL實例檔案、電路圖的Protel檔案以及部分實例的視頻演示。為了使讀者能夠更好地理解和掌握全書內容,光碟中的檔案採用多媒體技術,以網路版的風格,用視頻和音頻的表現技法,圖像和動畫的表現方式突出了全書的精華。本書很適合初學者和工程技術人員作為入門、工具書和參考資料。

目錄

第1章 硬體描述語言
1.1 什麼是硬體描述語言HDL
1.2 基本邏輯電路的Verilog-HDL描述
1.2.1 “與”門邏輯電路的描述
1.2.2 “與非”門邏輯電路的描述
1.2.3 “非”門邏輯電路的描述
1.2.4 “或”門邏輯電路的描述一
1.2.5 “或非”門邏輯電路的描述
1.2.6 緩衝器邏輯電路的描述
1.3 邏輯仿真
1.3.1 頂層模組的編寫
1.3.2 暫存器類型定義
1.3.3 線網類型定義
1.3.4 底層模組的調用
1.3.5 輸入連線埠波形的描述
1.3.6 二“與”門邏輯電路的邏輯仿真結果
第2章 仿真器的獲取、安裝及運行
2.1 通過網站獲取和安裝ISE WebPACK ModelSim XE仿真器
2.2 一個最簡單的仿真實例
第3章 組合邏輯電路
3.1 數據選擇器
3.1.1 2-1數據選擇器
3.1.2 2-1數據選擇器的Verilog-HDL描述
3.1.3 4-1數據選擇器
3.1.4 4-1數據選擇器的Verilog-HDL描述
3.1.5 條件操作符的使用方法
3.1.6 數據選擇器的行為描述方式
3.1.7 Case語句的使用方法
3.1.8 Lelse語句的使用方法
3.1.9 function函式的使用方法
3.1.10 用於仿真的頂層模組
3.1.11 數據選擇器的邏輯仿真結果
3.2 數據比較器
3.2.1 最簡單的數據判斷方法
3.2.2 2位數據比較器
3.2.3 2位數據比較器的Verilog-HDL描述
3.2.4 2位數據比較器的邏輯仿真結果
3.2.5 數據比較器的數據寬度擴展
3.2.6 4位數據比較器的Verilog—HDL描述
3.2.7 4位數據比較器的邏輯仿真結果
3.3 編碼器
3.3.1 2位二進制編碼器
3.3.2 2位二進制編碼器的Verilog-HDL描述
3.3.3 2位二進制編碼器的邏輯仿真結果
3.4 解碼器
3.4.1 BCD碼解碼器
3.4.2 非完全描述的邏輯函式和邏輯表達式的簡化
3.4.3 BCD碼解碼器的Verilog-HDL描述
3.4.4 BCD碼解碼器的邏輯仿真結果
第4章 觸發器
……
第5章 時序邏輯電路
……
第6章 基於Verilog-HDL的硬體電路的實現
……
第7章 硬體開發應具備的條件
……
第8章 硬體基本單元的設計
……
第9章 套用系統的設計與實現
……
附錄 光碟內容簡介及使用說明
參考文獻

相關詞條

熱門詞條

聯絡我們