黃樂天

黃樂天

黃樂天,男,博士電子科技大學積體電路與系統系副教授(副研究員等)。

基本介紹

  • 中文名:黃樂天
  • 學位/學歷:博士
  • 職業:教師
  • 專業方向:計算機系統結構與晶片設計領域的交叉方向
  • 任職院校:電子科技大學
個人經歷,榮譽獎項,出版圖書,研究方向,學術成果,

個人經歷

教育背景:
2010.09-2016.06 電子科技大學通信與信息系統專業,博士學位
2006.09-2009.06 電子科技大學,通信與信息系統專業,碩士學位
2002.09-2006.06 電子科技大學,通信工程專業,學士學位
工作履歷:
2017.07-今 電子科技大學,電子科學與工程學院(微電子與固體電子學院),副教授
2016.09-2017.06 電子科技大學,微電子與固體電子學院,講師
2013.09 - 2014.09 瑞典皇家理工學院,電子系統系,訪問學者
2012.01-2016.08 電子科技大學,通信與信息工程學院,講師
2009.07-2011.12 電子科技大學,通信與信息工程學院,助教
學術兼職:
西南地區高校電子技術電子線路研究會理事
中國計算機學會(CCF)嵌入式系統專委會委員
擔任IEEE Transaction on VLSI等多個國際學術期刊的審稿人;並受邀在擔任ICICM 2016宣傳主席(Publicity Chair)以及多個國際會議的技術委員會成員(TPC Member)和分會主席(Session Chair)等。

榮譽獎項

2010年,第七屆研究生電子設計大賽優秀指導教師
2012年,第八屆研究生電子設計大賽優秀指導教師
2012年,電子科技大學教學成果獎
2015年,電子科技大學網路名師
2017年,第十二屆研究生電子設計大賽積體電路專業賽優秀指導教師

出版圖書

作者名稱:黃樂天
作者類型:
作者時間:2015年11月1日
《FPGA異構計算:基於OpenCL的開發方法》內容:近年來,異構計算得到了業界的普遍關注。作為高性能計算的一種主流解決方案,CPU+GPU的異構計算模式已經得到了產業界和學術界的廣泛關注。從2011年Altera公司發布支持利用OpenCL來開發FPGA的SDK工具以後,採用CPU+FI,G...

研究方向

長期從事計算機系統結構與晶片設計領域的交叉方向的研究,研究各個抽象層級的計算機的設計與實現。

學術成果

發表論文:
L Huang, J Wang, M Ebrahimi, M Daneshtalab, X Zhang, G Li, A Jantsch; Non-Blocking Testing for Network-on-Chip; IEEE Transactions on Computers
L Huang, X Zhang, M Ebrahimi, G Li;Tolerating transient illegal turn faults in NoCs;Microprocessors and Microsystems Vol 43, 104-115
J Gao, G Li, L Huang, Q Li; An Amplifier-Free Pipeline-SAR ADC Architecture With Enhanced Speed and Energy Efficiency; IEEE Transactions on Circuits and Systems II: Express Briefs 63 (4), 341-345
J Wang, L Huang, G Li, A Jantsch;Calculation of delivery rate in fault-tolerant network-on-chips;Electronics Letters 52 (7), 546-548
LT Huang, H Dong, JS Wang, M Daneshtalab, GJ Li; WeNA: Deterministic Run-time Task Mapping for Performance Improvement in Many-core Embedded Systems; IEEE Embedded Systems Letters 7 (4), 93-96
X Zhang, M Ebrahimi, L Huang, G Li; Fault-resilient routing unit in NoCs; 2015 28th IEEE International System-on-Chip Conference (SOCC), 164-169
J Wang, M Ebrahimi, L Huang, A Jantsch, G Li; Design of Fault-Tolerant and Reliable Networks-on-Chip; 2015 IEEE Computer Society Annual Symposium on VLSI, 545-550
Y Pu, J Peng, L Huang, J Chen ;An efficient KNN algorithm implemented on FPGA-based heterogeneous computing system using OpenCL; 2015 IEEE 23rd Annual Field-Programmable Custom Computing Machines (FCCM)
X Zhang, M Ebrahimi, L Huang, G Li, A Jantsch;A Routing-Level Solution for Fault Detection, Masking, and Tolerance in NoCs; 2015 23rd Euromicro International Conference on Parallel, Distributed, and Network-Based Processing
Junshi Wang, Masoumeh Ebrahimi, Letian Huang, Qiang Li, Guangjun Li, and Axel Jantsch. Minimizing the system impact of router faults by means of reconfiguration and adaptive routing.Microprocessors and Microsystems, 51:252 -- 263, 2017.
科學研究
1.計算機體系結構與處理器設計(“行為級”計算機):
通過建立C++/System C的模型,研究如何在單一晶片中集成包含微處理器(MPU)、數位訊號處理器(DSP)、專用指令集處理器(ASIP)多種不同的處理器,研究系統架構及編程模型。
2. 片上系統與片上網路(“暫存器傳輸級”的計算機):
面向深度學習的片上系統設計及最佳化
設計面向深度學習的硬體加速器單元,針對深度學習參數總量較多、訪存壓力較大的問題,研究如 何設計併合理的最佳化參數傳輸方法及存儲器接口電路。
低功耗/高可靠容錯片上網路
針對電壓持續降低導致的器件級物理效應,從關鍵電路/交換結構/互聯體系等多個層面協同最佳化設計高可靠的容錯片上網路。
片上多核系統核間通信可測性設計
片上網路接口(Network Interface)可靠性設計
3.高能效低功耗系統級晶片設計(“電路級”的計算機)
自適應片上微系統(Self-Aware SoC)設計與實現
通過片上感測器及讀出電路設計與片上網路技術相結合,研究如何實現以感知片上系統微環境為基礎的自適應片上微系統,通過改變片上網路的運行狀態來提升片上系統的能效和可靠性。
數位化片上感測器及讀出網路設計
為更好的降低系統級晶片的功耗並保證系統的可靠性,通過設計能夠被“深度嵌入”數字系統中的數位化感測器及其讀出網路,使得系統軟體層面可以觀察整個片上系統的微環境,從而為後續的功耗最佳化提供保證。
4.異構計算系統設計(“系統級”的計算機):
機器學習算法在FPGA異構計算系統上的實現方法:
研究如何高效的在FPGA異構計算系統上實現一系列機器學習算法,從而在加速運算的同時最大限度的降低計算系統整體的能耗,提高能量的利用效率。
基於FPGA異構計算的人工智慧設備設計與實現:
研究如何利用FPGA異構計算系統設計並實現特定套用場景下的人工智慧設備。目前已經設計並實現了擬人化遊戲機器人,硬體化網路不良信息監測系統等。
基於CPU、GPU和FPGA的混合異構計算系統
申請專利:
[1] 蒲宇亮;黃樂天;彭軍;賀江. 基於 SoC-FPGA 的自重構 K-means 聚類技術實現方法[P].中國, 發明專利, 申請號: 201510308043.0, 2015-06-08
[2] 張曉帆;黃樂天;王君實. 一種片上網路非法路徑故障線上檢錯電路[P].中國,發明專利, 申請號: 201410584075.9, 2014-10-28
[3] 張曉帆;黃樂天;王君實. 一種包含數據包接收模組的網路路由器[P].中國, 發明專利, 申請號: 201510302588.0, 2015-06-04
[4] 蒲宇亮;黃樂天;彭軍;賀江. 一種基於 OpenCL 與 SoC-FPGA 的 K 近鄰分類加速方法[P].中國, 發明專利, 申請號: 201510294882.1, 2015-06-02
[5] 彭軍;蒲宇亮;黃樂天;郭志勇. 一種基於 OFDM 的 QAM 調製下的已失真通信信號識別方法[P].中國, 發明專利, 申請號: 201410355612.2, 2014-07-24
[6] 李嵩;褚廷斌;黃樂天;袁正希 一種基於共享快取的片上多核處理器靜態架構[P].中國, 發明專利, 申請號: 201510302580.4, 2015-06-04
[7] 彭軍;蒲宇亮;黃樂天;郭志勇. 一種用於短距離無線通信的抗 IQ 不平衡失真的信號判決方法[P].中國, 發明專利, 申請號: 201410479727.2, 2014-09-18
[8] 閻波;王勇;程新勇;黃樂天. 一種基於 SoC 的容錯自適應可重構系統與方法[P].中國, 發明專利, 申請號: 201510302651.0, 2015-06-04
check!

熱門詞條

聯絡我們