《電子信息工程技術專業系列教材·全國高職高專教育十一五規劃教材·數字電子技術》是2007年高等教育出版社出版的圖書,作者是林春方。
基本介紹
- 中文名:電子信息工程技術專業系列教材•全國高職高專教育十一五規劃教材•數字電子技術
- 出版社:高等教育出版社
- 頁數:290頁
- 開本:16
- 定價:23.90
- 作者:林春方
- 出版日期:2007年1月1日
- 語種:簡體中文
- ISBN:7040217155, 9787040217155
- 品牌:高等教育出版社
內容簡介,圖書目錄,
內容簡介
《電子信息工程技術專業系列教材·全國高職高專教育十一五規劃教材·數字電子技術》緊密結合高職高專教育特點,適應社會實際需要,突出套用性、針對性,加強實踐能力的培養。在內容上,以套用為目的,以“必需”和 “夠用”為度,以講清概念、強化套用為重點,深入淺出地闡述了數字積體電路的基本工作原理和邏輯功能,突出了中、大規模積體電路的套用。 《電子信息工程技術專業系列教材·全國高職高專教育十一五規劃教材·數字電子技術》主要內容包括:數字電路基礎、邏輯門電路、組合邏輯電路、集成觸發器、時序邏輯電路、脈衝信號的產生及波形變換、數/模轉換器和模 /數轉換器以及大規模積體電路、數字電路實訓等,並介紹了EWB仿真軟體在數字電路中的套用。 《電子信息工程技術專業系列教材·全國高職高專教育十一五規劃教材·數字電子技術》可作為高等職業院校、高等專科學校、成人高校、民辦高校及本科院校舉辦的二級職業技術學院電子信息類、通信類及相關專業的教學用書,也適用於五年制高職和中職相關專業,並可作為社會從業人士的業務參考書及培訓用書。
圖書目錄
第1章 數字電路基礎
1.1 數字電路概述
1.1.1 數字電路的發展與套用
1.1.2 數位訊號與模擬信號
1.1.3 數字電路的特點
1.1.4 數字電路的分類
1.1.5 數字電路的學習方法
1.2 數制和編碼
1.2.1 數制
1.2.2 數制之間的相互轉換
1.2.3 編碼
1.3 邏輯代數基礎
1.3.1 邏輯變數和基南邏輯運算
1.3.2 基本公式和定理
1.3.3 邏輯函式的表示方法
1.4 邏輯函式的化簡
1.4.1 公式化簡法
1.4.2 卡諾圖化簡法
本章小結
習題
第2章 邏輯門電路
2.1 TTL集成與非門電路
2.1.1 分立元件門電路
2.1.2 TTL集成與非門工作原理
2.1.3 TTL集成與非門的外特性與參數
*2.1.4 TTL與非門的改進電路
2.1.5 TTL門電路的其它類型
2.2 CMOS門電路
2.2.1 CMOS反相器
2.2.2 CMOS與非門
2.2.3 CMOS或非門
2.2.4 CMOS傳輸門和三態門
2.3 集成邏輯門使用注意事項
2.3.1 CMOS與TTL之間的接口電路
2.3.2 TTL和CMOS門電路驅動其它負載
2.3.3 集成邏輯門電路使用注意事項
本章小結
習題
第3章 組合邏輯電路
3.1 概述
3.2 組合邏輯電路的分析與設計
3.2.1 組合邏輯電路的分析方法
3.2.2 組合邏輯電路的設計
3.3 常用組合邏輯部件
3.3.1 編碼器
3.3.2 解碼器
3.3.3 加法器
3.3.4 數值比較器
3.3.5 數據選擇器和數據分配器
3.4 MSI組合邏輯部件套用
3.4.1 用解碼器實現組合邏輯函式
3.4.2 用數據選擇器實現組合邏輯函式
3.4.3 MSI加法器套用舉例
3.5 組合邏輯電路中的競爭冒險
3.5.1 競爭冒險及其產生原因
3.5.2 競爭冒險的判斷方法
3.5.3 消除競爭冒險的方法
本章小結
習題
第4章 集成觸發器
4.1 概述
4.2 基本RS觸發器
4.2.1 電路構成
4.2.2 工作原理及動作特點
4.2.3 觸發器邏輯功能的描述
4.2.4 基本RS觸發器的套用——開關去抖
4.3 同步觸發器
4.3.1 同步RS觸發器
4.3.2 同步觸發器存在的空翻現象
4.4 主從觸發器
4.4.1 主從RS觸發器
4.4.2 主從JK器
4.4.3 主從JK觸發器的一次翻轉問題
4.4.4 T觸發器和T’觸發囂
4.5 邊沿觸發器
4.5.1 維持陽塞D觸發器
4.5.2 CMOS邊沿觸發器
4.5.3 利用傳輸延遲實現的邊沿觸發器
4.5.4 集成觸發器
4.6 觸發器之間的相互轉換
4.6.1 JK觸發器轉換為D、T觸發器
4.6.2 D觸發器轉換為JK觸發器
4.6.3 D觸發器轉換為T觸發器
本章小結
習題
第5章 時序邏輯電路
5.1 時序邏輯電路的概念
5.1.1 時序邏輯電路的特點與分類
5.1.2 對時序邏輯電路功能的描述
5.2 時序邏輯電路的分析
5.2.1 時序邏輯電路的分新方法
5.2.2 時序邏輯電路分新舉例
5.3 暫存器
5.3.1 數碼暫存器
5.3.2 移位暫存器及套用
5.4 計數器
5.4.1 異步計數器
5.4.2 同步計數器
5.4.3 集成同步計數器
5.4.4 任意進制計數器的構成方法
5.5 序列信號發生器
5.5.1 反饋移位型序列信號發生器
5.5.2 計數型序列信號發生器
5.6 時序邏輯電路的設計
5.6.1 同步時序邏輯電路的設計方法
5.6.2 同步時序邏輯電路設計舉例
5.7 計數器的實際套用
5.7.1 計數法測量脈衝信號的頻率
5.7.2 計數法測量脈衝信號的寬度(或周期)
5.7.3 數字頻率計
本章小結
習題
第6章 脈衝信號的產生及波形變換
6.1 集成555定時器
6.1.1 集成555定時器的電路結構
6.1.2 集成555定時器的工作原理
6.2 集成555定時器的基本套用電路
6.2.1 施密特觸發器
6.2.2 單穩態觸發器
6.2.3 多諧振盪器
6.3 集成555定時器的套用
6.3.1 施密特觸發器的套用
6.3.2 單穩態觸發器的套用
6.3.3 多諧振盪器的套用
本章小結
習題
第7章 數/模轉換器和模/數轉換器
7.1 概述
7.2 數/模轉換器(DAC)
7.2.1 數/模轉換器的基本工作原理
7.2.2 權電阻網路DAC
7.2.3 T形電阻網路DAC
7.2.4 倒T形電阻網路DAC
7.2.5 DAC的主要技術指標
7.2.6 集成DAC簡介
7.3 模/數轉換器(ADC)
7.3.1 ADC的基本工作原理
7.3.2 並行比較型ADC
7.3.3 逐次逼近型ADC
7.3.4 雙積分型ADC
7.3.5 ADC的主要技帶指標
7.3.6 集成ADC簡介
本章小結
習題
第8章 大規模積體電路
8.1 概述
8.2 半導體存儲器基礎
8.2.1 半導體存儲器的分類
8.2.2 半導體存儲器的主要技帶指標
8.2.3 半導體存儲器的結構
8.3 唯讀存儲器(ROM)
8.3.1 掩模ROM
8.3.2 可程式ROM(PROM)
8.3.3 EPROM
8.3.4 EPROM
8.3.5 閃速存儲器(Flash Memory)
8.3.6 用ROM實現組台邏輯電路
8.4 隨機存儲器(RAM)
8.4.1 RAM的結構及工作原理
8.4.2 靜態RAM的基本存儲電路
8.4.3 動態RAM的基本存儲電路
8.4.4 存儲器容量的擴展
8.5 存儲器套用——存儲器編址
8.6 可程式邏輯器件
8.6.1 概述
8.6.2 可程式邏輯陣列(PLA)
8.6.3 可程式陣列邏輯(PAL)
8.6.4 通用陣列邏輯(GAL)
8.6.5 複雜可程式邏輯器件(CPLD)
8.6.6 現場可程式門陣列(FPGA)
8.7 可程式邏輯器件的設計
8.7.1 CPLD/FPGA器件的設計流程
8.7.2 VHDL硬體描述語言基礎
8.7.3 VHDL編程舉例
8.7.4 可程式邏輯器件的開發環境簡介
本章小結
習題
第9章 數字電子系統的設計與開發
9.1 數字電子系統設計的一般方法和步驟
9.1.1 數字電子系統的組成
9.1.2 數字電子系統的類型
9.1.3 數字電子系統設計的基本步驟
9.1.4 數字電子系統的設計方法
9.2 數字電子系統的調試
9.2.1 電子電路調試的一般方法
9.2.2 數字電路調試中的特殊問題
9.2.3 數字電路調試舉例
9.2.4 數字電路的故障診斷與排除
9.3 數字系統設計實例——數字電子鐘的設計
本章小結
第10章 仿真實驗與綜合實訓
10.1 EWB軟體簡介
10.1.1 EWB軟體操作界面
10.1.2 EWB基本操作方法
10.2 數字電路仿真實驗
10.2.1 常用門電路邏輯功能的測試
10.2.2 組合邏輯電路分析
10.2.3 解碼器邏輯功能的測試
10.2.4 用數據選擇器實現組合邏輯電路
10.2.5 觸發器邏輯功能的測試與轉換
10.2.6 同步4位二進制加法計數器
10.2.7 異步8421BcD碼計數囂
10.2.8 順序脈衝發生器
10.2.9 集成計數器i陶成Ⅳ進制計數器
10.2.10 555定時器的套用
10.2.11 模/數(A/D)轉換與數/模(D/A)轉換
10.3 綜合實訓——聲光顯示競賽搶答器
本章小結
習題
附錄一 常用邏輯門電路新舊符號對照表
附錄二 常用CMOS數字積體電路
附錄三 常用TTL及74HC系列的CMOS數字積體電路
參考文獻
1.1 數字電路概述
1.1.1 數字電路的發展與套用
1.1.2 數位訊號與模擬信號
1.1.3 數字電路的特點
1.1.4 數字電路的分類
1.1.5 數字電路的學習方法
1.2 數制和編碼
1.2.1 數制
1.2.2 數制之間的相互轉換
1.2.3 編碼
1.3 邏輯代數基礎
1.3.1 邏輯變數和基南邏輯運算
1.3.2 基本公式和定理
1.3.3 邏輯函式的表示方法
1.4 邏輯函式的化簡
1.4.1 公式化簡法
1.4.2 卡諾圖化簡法
本章小結
習題
第2章 邏輯門電路
2.1 TTL集成與非門電路
2.1.1 分立元件門電路
2.1.2 TTL集成與非門工作原理
2.1.3 TTL集成與非門的外特性與參數
*2.1.4 TTL與非門的改進電路
2.1.5 TTL門電路的其它類型
2.2 CMOS門電路
2.2.1 CMOS反相器
2.2.2 CMOS與非門
2.2.3 CMOS或非門
2.2.4 CMOS傳輸門和三態門
2.3 集成邏輯門使用注意事項
2.3.1 CMOS與TTL之間的接口電路
2.3.2 TTL和CMOS門電路驅動其它負載
2.3.3 集成邏輯門電路使用注意事項
本章小結
習題
第3章 組合邏輯電路
3.1 概述
3.2 組合邏輯電路的分析與設計
3.2.1 組合邏輯電路的分析方法
3.2.2 組合邏輯電路的設計
3.3 常用組合邏輯部件
3.3.1 編碼器
3.3.2 解碼器
3.3.3 加法器
3.3.4 數值比較器
3.3.5 數據選擇器和數據分配器
3.4 MSI組合邏輯部件套用
3.4.1 用解碼器實現組合邏輯函式
3.4.2 用數據選擇器實現組合邏輯函式
3.4.3 MSI加法器套用舉例
3.5 組合邏輯電路中的競爭冒險
3.5.1 競爭冒險及其產生原因
3.5.2 競爭冒險的判斷方法
3.5.3 消除競爭冒險的方法
本章小結
習題
第4章 集成觸發器
4.1 概述
4.2 基本RS觸發器
4.2.1 電路構成
4.2.2 工作原理及動作特點
4.2.3 觸發器邏輯功能的描述
4.2.4 基本RS觸發器的套用——開關去抖
4.3 同步觸發器
4.3.1 同步RS觸發器
4.3.2 同步觸發器存在的空翻現象
4.4 主從觸發器
4.4.1 主從RS觸發器
4.4.2 主從JK器
4.4.3 主從JK觸發器的一次翻轉問題
4.4.4 T觸發器和T’觸發囂
4.5 邊沿觸發器
4.5.1 維持陽塞D觸發器
4.5.2 CMOS邊沿觸發器
4.5.3 利用傳輸延遲實現的邊沿觸發器
4.5.4 集成觸發器
4.6 觸發器之間的相互轉換
4.6.1 JK觸發器轉換為D、T觸發器
4.6.2 D觸發器轉換為JK觸發器
4.6.3 D觸發器轉換為T觸發器
本章小結
習題
第5章 時序邏輯電路
5.1 時序邏輯電路的概念
5.1.1 時序邏輯電路的特點與分類
5.1.2 對時序邏輯電路功能的描述
5.2 時序邏輯電路的分析
5.2.1 時序邏輯電路的分新方法
5.2.2 時序邏輯電路分新舉例
5.3 暫存器
5.3.1 數碼暫存器
5.3.2 移位暫存器及套用
5.4 計數器
5.4.1 異步計數器
5.4.2 同步計數器
5.4.3 集成同步計數器
5.4.4 任意進制計數器的構成方法
5.5 序列信號發生器
5.5.1 反饋移位型序列信號發生器
5.5.2 計數型序列信號發生器
5.6 時序邏輯電路的設計
5.6.1 同步時序邏輯電路的設計方法
5.6.2 同步時序邏輯電路設計舉例
5.7 計數器的實際套用
5.7.1 計數法測量脈衝信號的頻率
5.7.2 計數法測量脈衝信號的寬度(或周期)
5.7.3 數字頻率計
本章小結
習題
第6章 脈衝信號的產生及波形變換
6.1 集成555定時器
6.1.1 集成555定時器的電路結構
6.1.2 集成555定時器的工作原理
6.2 集成555定時器的基本套用電路
6.2.1 施密特觸發器
6.2.2 單穩態觸發器
6.2.3 多諧振盪器
6.3 集成555定時器的套用
6.3.1 施密特觸發器的套用
6.3.2 單穩態觸發器的套用
6.3.3 多諧振盪器的套用
本章小結
習題
第7章 數/模轉換器和模/數轉換器
7.1 概述
7.2 數/模轉換器(DAC)
7.2.1 數/模轉換器的基本工作原理
7.2.2 權電阻網路DAC
7.2.3 T形電阻網路DAC
7.2.4 倒T形電阻網路DAC
7.2.5 DAC的主要技術指標
7.2.6 集成DAC簡介
7.3 模/數轉換器(ADC)
7.3.1 ADC的基本工作原理
7.3.2 並行比較型ADC
7.3.3 逐次逼近型ADC
7.3.4 雙積分型ADC
7.3.5 ADC的主要技帶指標
7.3.6 集成ADC簡介
本章小結
習題
第8章 大規模積體電路
8.1 概述
8.2 半導體存儲器基礎
8.2.1 半導體存儲器的分類
8.2.2 半導體存儲器的主要技帶指標
8.2.3 半導體存儲器的結構
8.3 唯讀存儲器(ROM)
8.3.1 掩模ROM
8.3.2 可程式ROM(PROM)
8.3.3 EPROM
8.3.4 EPROM
8.3.5 閃速存儲器(Flash Memory)
8.3.6 用ROM實現組台邏輯電路
8.4 隨機存儲器(RAM)
8.4.1 RAM的結構及工作原理
8.4.2 靜態RAM的基本存儲電路
8.4.3 動態RAM的基本存儲電路
8.4.4 存儲器容量的擴展
8.5 存儲器套用——存儲器編址
8.6 可程式邏輯器件
8.6.1 概述
8.6.2 可程式邏輯陣列(PLA)
8.6.3 可程式陣列邏輯(PAL)
8.6.4 通用陣列邏輯(GAL)
8.6.5 複雜可程式邏輯器件(CPLD)
8.6.6 現場可程式門陣列(FPGA)
8.7 可程式邏輯器件的設計
8.7.1 CPLD/FPGA器件的設計流程
8.7.2 VHDL硬體描述語言基礎
8.7.3 VHDL編程舉例
8.7.4 可程式邏輯器件的開發環境簡介
本章小結
習題
第9章 數字電子系統的設計與開發
9.1 數字電子系統設計的一般方法和步驟
9.1.1 數字電子系統的組成
9.1.2 數字電子系統的類型
9.1.3 數字電子系統設計的基本步驟
9.1.4 數字電子系統的設計方法
9.2 數字電子系統的調試
9.2.1 電子電路調試的一般方法
9.2.2 數字電路調試中的特殊問題
9.2.3 數字電路調試舉例
9.2.4 數字電路的故障診斷與排除
9.3 數字系統設計實例——數字電子鐘的設計
本章小結
第10章 仿真實驗與綜合實訓
10.1 EWB軟體簡介
10.1.1 EWB軟體操作界面
10.1.2 EWB基本操作方法
10.2 數字電路仿真實驗
10.2.1 常用門電路邏輯功能的測試
10.2.2 組合邏輯電路分析
10.2.3 解碼器邏輯功能的測試
10.2.4 用數據選擇器實現組合邏輯電路
10.2.5 觸發器邏輯功能的測試與轉換
10.2.6 同步4位二進制加法計數器
10.2.7 異步8421BcD碼計數囂
10.2.8 順序脈衝發生器
10.2.9 集成計數器i陶成Ⅳ進制計數器
10.2.10 555定時器的套用
10.2.11 模/數(A/D)轉換與數/模(D/A)轉換
10.3 綜合實訓——聲光顯示競賽搶答器
本章小結
習題
附錄一 常用邏輯門電路新舊符號對照表
附錄二 常用CMOS數字積體電路
附錄三 常用TTL及74HC系列的CMOS數字積體電路
參考文獻