路建民(西安電子科技大學電子工程學院講師)

路建民(西安電子科技大學電子工程學院講師)

本詞條是多義詞,共2個義項
更多義項 ▼ 收起列表 ▲

路建民,男,博士,西安電子科技大學電子工程學院講師、碩士生導師。

基本介紹

  • 中文名:路建民
  • 畢業院校:西安電子科技大學電子工程學院
  • 學位/學歷:博士
  • 職業:教師
  • 專業方向:元器件電性能建模、分析與設計等
  • 職務:碩士生導師
  • 任職院校:西安電子科技大學電子工程學院
個人經歷,研究方向,主講課程,學術成果,

個人經歷

2012/09-至今,西安電子科技大學,電子工程學院,講師;
2008/03-2012/06,西安電子科技大學,電子工程學院,博士;
2006/09-2008/03,西安電子科技大學,電子工程學院,碩士;
2001/09-2005/06,鄭州大學,材料科學與工程,學士。

研究方向

  1. 元器件電性能建模、分析與設計:主要涉及對元器件結構中寄生參數的提取、建模,並分析其寄生參數對元器件電性能的影響,從而提 出性能最佳化設計。
  2. 高速數字系統的建模、分析與設計:涉及對高速數字系統中互連線(主要是阻抗不連續的互連結構)、過孔、電源地網路(主要電源地平面結構)、wirebonding線等結構的建模與分析。
  3. 涉及高速系統中阻抗不連續的互連線結構(樁線、過孔、菊花鏈式布線、fly-by式布線等)引起的信號完整性問題的分析與設計。
  4. 涉及高速系統中電源地網路的寬頻快速精確的建模與分析以及晶片供電源波動導致的系統不穩定的電源完整性問題設計。
  5. 涉及高速互連線口的仿真、分析與設計。

主講課程

學業指導;
模擬電子技術基礎 ;
信號完整性分析;
信號完整性分析;
信號完整性分析 ;
模擬電子技術基礎。

學術成果

論文:
  1. Effective Radii of On-Chip Decoupling Capacitors Under Noise Constraint.IEEE TRANSACTIONS ON VERY LARGE SCALE INTEGRATION (VLSI) SYSTEMS.2016,24(12):3415-3423;
  2. Modeling and Simulation of Planes With Decoupling Capacitors.IEEE TRANSACTIONS ON COMPONENTS PACKAGING AND MANUFACTURING TECHNOLOGY.2016,6(7):1089-1100.

相關詞條

熱門詞條

聯絡我們