江先陽,博士,武漢大學物理科學與技術學院副教授。
基本介紹
- 中文名:江先陽
- 職業:教師
- 學位/學歷:博士
- 專業方向:積體電路設計
- 任職院校:武漢大學物理科學與技術學院
個人經歷,研究方向,學術成果,主講課程,
個人經歷
2008-今武漢大學副教授,主要從事積體電路設計、嵌入式計算與控制系統的研發。(2015年1月-2016年2月在美國加州大學聖塔芭芭拉分校計算機科學系做訪問學者,從事憶阻器模型及其套用研究)
2003-2007在中國科學院計算技術研究所工作(其中2003-2004在計算所進行博士後研究,2004-2005在法國國家自動化與信息研究所(INRIA)從事博士後研究,其餘時間在計算所工作,均主要研究複雜算法的電路級別的加速和系統集成)
1998-2002在華中理工大學攻讀博士學位,從事通信協定以及電路系統研究
1995-1998在華中理工大學光電子工程系(現光電學院)攻讀碩士,從事微弱信號檢測研究
1991-1995在瀋陽航空工業學院(現瀋陽航空航天大學)本科學習
2003-2007在中國科學院計算技術研究所工作(其中2003-2004在計算所進行博士後研究,2004-2005在法國國家自動化與信息研究所(INRIA)從事博士後研究,其餘時間在計算所工作,均主要研究複雜算法的電路級別的加速和系統集成)
1998-2002在華中理工大學攻讀博士學位,從事通信協定以及電路系統研究
1995-1998在華中理工大學光電子工程系(現光電學院)攻讀碩士,從事微弱信號檢測研究
1991-1995在瀋陽航空工業學院(現瀋陽航空航天大學)本科學習
研究方向
- 電路與系統設計
2. 可重構計算
3. 計算機體系結構
學術成果
部分論文 (2007-今)
1. 彭昊,黃駿雄,江先陽.常勝. 多通道高保真音頻信號IIR濾波器設計. 電子技術套用, Vol. 41, No. 11, pp.24-26, 30, 2015.
2. 黃駿雄,江先陽.常勝. 一種高質量的多通道I2S與TDM128音頻信號轉換接口電路設計. 科學技術與工程, Vol.15, No.18, pp.195-198,218, 2015.
3. 張紅敏,江先陽. 雙輸出FPGA 基本邏輯單元結構的布局布線影響研究. 微電子學與計算機, Vol.31, No.2, pp.146-152, 2014.
4. Xianyang Jiang, Peng Xiao, Meikang Qiu, and Gaofeng Wang. Performance effects of pipeline architecture on an FPGA-based binary32 floating point multiplier. Microprocessors and Microsystems, 37(8-D): 1183-1191, 2013
5. 劉世培,江先陽,肖鵬,汪波,鄧業東.一種基於FPGA 的稀疏矩陣高效乘法器. 微電子學,, Vol.43, No.2, pp.153-157, 2013.
6. 肖鵬,江先陽,王高峰,汪波,劉世培. 基於FPGA 的高速雙精度浮點乘法器設計.微電子學與計算機, Vol.29, No.12, pp.17-21, 2013.
7. Xianyang Jiang, Deshi Li, Shaobo Nie, Jing Luo, Zhonghai Lu. An enhanced IOT gateway in a broadcast system. IEEE 9th Intl. Conf. on Ubiquitous Intelligence and Computing (UIC) / IEEE 9th Intl. Conf. on Autonomic and Trusted Computing (ATC), 2012/9/4-2012/9/7, pp 746-751.
8. Xianyang Jiang, Deshi Li, Peng Xiao, Shipei Liu, Zhonghai Lu. Lessons of IOT effects on backbone networks learnt from traffic characteristics. The 8th Intl. Conf. on Wireless Communications, Networking and Mobile Computing, Shanghai, China, 2012/9/21-2012/9/23.
9. Pierre Schamberger, Zhonghai Lu, Xianyang Jiang, Meikang Qiu. Modeling and power evaluation of on-chip router components in spintronics. Sixth ACM/IEEE International Symposium on Networks-on-Chip, Copenhagen, Denmark, May 9-11,2012.
10. Xianyang Jiang, Ying Liu, Shilei Sun, Gaofeng Wang. An improved packing tool based on a dual-output basic logic element. Proc. of IEEE ASICON 2011, Xiamen, China
11. 張鵬程,祁昶,江先陽,石新智,王高峰. 量子級聯雷射器的一種新的等效電路模型.光電子雷射, Vol.22, No.9, 2011, pp:1313-1316.
12. 袁海洋,江先陽,劉鋒,王高峰. 套用於ROHC 的CRC 算法硬體實現. 微電子學. Vol.41, No.5, 2011, pp:736-740.
13. Ying Liu, Xianyang Jiang, Shilei Sun, and Gaofeng Wang. An efficient FPGA packing algorithm based on simple dual-output basic logic elements. The IEEE 8th International Conference on ASIC (IEEE ASICON 2009), Changsha, China, 2009.
14. Xianyang Jiang and Stephen S.-T. Yau, “Bioinformatics oriented algorithms and dedicated architectures,” Chapter 5 in Supercomputing Research Advances, Yongge Huang, ed., Nova Science Publishers Inc., New York, Aug. 2008.
15. Xianyang Jiang, Dominique Lavenier, Stephen S. T. Yau. Coding region prediction based on a universal DNA sequence representation method. Journal of Computational Biology, Vol.15, No.10, 2008, pp:1237-1256.
16. Xianyang Jiang, Stephen S. T. Yau. A novel analysis model for DNA sequences. IEEE Int. Conf. on BioMedical Engineering and Informatics (BMEI2008),2008, Hainan, China.
17. Xianyang Jiang, Xinchun Liu, Lin Xu, Peiheng Zhang, and Ninghui Sun. A reconfigurable accelerator for Smith-Waterman algorithm. IEEE Trans. on Circuits and Systems-II, Vol.54, No.12, 2007, pp:1077-1081.
18. Xianyang Jiang, Xiaomin Li, Yue Tian, and Kai Wang. NICFlex: a functional verification accelerator for an RTL NIC design. IEEE International Conference on Field-Programmable Technology (ICFPT’07),Kitakyushu, Japan,2007.
19. Xianyang Jiang, Peiheng Zhang, Xinchun Liu, Stephen S. -T. Yau. Survey on index based homology search algorithms. The Journal of Supercomputing, Vol.40, No.2, 2007, pp:185-212.
1. 彭昊,黃駿雄,江先陽.常勝. 多通道高保真音頻信號IIR濾波器設計. 電子技術套用, Vol. 41, No. 11, pp.24-26, 30, 2015.
2. 黃駿雄,江先陽.常勝. 一種高質量的多通道I2S與TDM128音頻信號轉換接口電路設計. 科學技術與工程, Vol.15, No.18, pp.195-198,218, 2015.
3. 張紅敏,江先陽. 雙輸出FPGA 基本邏輯單元結構的布局布線影響研究. 微電子學與計算機, Vol.31, No.2, pp.146-152, 2014.
4. Xianyang Jiang, Peng Xiao, Meikang Qiu, and Gaofeng Wang. Performance effects of pipeline architecture on an FPGA-based binary32 floating point multiplier. Microprocessors and Microsystems, 37(8-D): 1183-1191, 2013
5. 劉世培,江先陽,肖鵬,汪波,鄧業東.一種基於FPGA 的稀疏矩陣高效乘法器. 微電子學,, Vol.43, No.2, pp.153-157, 2013.
6. 肖鵬,江先陽,王高峰,汪波,劉世培. 基於FPGA 的高速雙精度浮點乘法器設計.微電子學與計算機, Vol.29, No.12, pp.17-21, 2013.
7. Xianyang Jiang, Deshi Li, Shaobo Nie, Jing Luo, Zhonghai Lu. An enhanced IOT gateway in a broadcast system. IEEE 9th Intl. Conf. on Ubiquitous Intelligence and Computing (UIC) / IEEE 9th Intl. Conf. on Autonomic and Trusted Computing (ATC), 2012/9/4-2012/9/7, pp 746-751.
8. Xianyang Jiang, Deshi Li, Peng Xiao, Shipei Liu, Zhonghai Lu. Lessons of IOT effects on backbone networks learnt from traffic characteristics. The 8th Intl. Conf. on Wireless Communications, Networking and Mobile Computing, Shanghai, China, 2012/9/21-2012/9/23.
9. Pierre Schamberger, Zhonghai Lu, Xianyang Jiang, Meikang Qiu. Modeling and power evaluation of on-chip router components in spintronics. Sixth ACM/IEEE International Symposium on Networks-on-Chip, Copenhagen, Denmark, May 9-11,2012.
10. Xianyang Jiang, Ying Liu, Shilei Sun, Gaofeng Wang. An improved packing tool based on a dual-output basic logic element. Proc. of IEEE ASICON 2011, Xiamen, China
11. 張鵬程,祁昶,江先陽,石新智,王高峰. 量子級聯雷射器的一種新的等效電路模型.光電子雷射, Vol.22, No.9, 2011, pp:1313-1316.
12. 袁海洋,江先陽,劉鋒,王高峰. 套用於ROHC 的CRC 算法硬體實現. 微電子學. Vol.41, No.5, 2011, pp:736-740.
13. Ying Liu, Xianyang Jiang, Shilei Sun, and Gaofeng Wang. An efficient FPGA packing algorithm based on simple dual-output basic logic elements. The IEEE 8th International Conference on ASIC (IEEE ASICON 2009), Changsha, China, 2009.
14. Xianyang Jiang and Stephen S.-T. Yau, “Bioinformatics oriented algorithms and dedicated architectures,” Chapter 5 in Supercomputing Research Advances, Yongge Huang, ed., Nova Science Publishers Inc., New York, Aug. 2008.
15. Xianyang Jiang, Dominique Lavenier, Stephen S. T. Yau. Coding region prediction based on a universal DNA sequence representation method. Journal of Computational Biology, Vol.15, No.10, 2008, pp:1237-1256.
16. Xianyang Jiang, Stephen S. T. Yau. A novel analysis model for DNA sequences. IEEE Int. Conf. on BioMedical Engineering and Informatics (BMEI2008),2008, Hainan, China.
17. Xianyang Jiang, Xinchun Liu, Lin Xu, Peiheng Zhang, and Ninghui Sun. A reconfigurable accelerator for Smith-Waterman algorithm. IEEE Trans. on Circuits and Systems-II, Vol.54, No.12, 2007, pp:1077-1081.
18. Xianyang Jiang, Xiaomin Li, Yue Tian, and Kai Wang. NICFlex: a functional verification accelerator for an RTL NIC design. IEEE International Conference on Field-Programmable Technology (ICFPT’07),Kitakyushu, Japan,2007.
19. Xianyang Jiang, Peiheng Zhang, Xinchun Liu, Stephen S. -T. Yau. Survey on index based homology search algorithms. The Journal of Supercomputing, Vol.40, No.2, 2007, pp:185-212.
專利
1. 一種串並結合的素域GF(p)大數模乘器電路,江先陽,周正,李彬,唐從學. 專利號ZL201310006085.X。
2. 一種參數位寬可擴展的ECC 加密硬體裝置, 江先陽,周正,李彬,唐從學.專利號ZL201310006119.5。
3. 一種素域橢圓曲線加密的點乘加速電路,江先陽,周正,李彬,唐從學.專利號ZL201310006087.9
4. 一種片上系統(CN1783044),劉新春、張佩珩、江先陽、李曉民、孫凝暉,2006年公開
作為PI獲得的主要資助(2005-今)
①國家自然科學基金項目(面向非規則計算算法的FPGA邏輯映射最佳化,主持人,編號61072135,2011年1月到2013年12月)
②國家自然科學基金項目(面向計算密集型算法的實時可重構專用體系研究,編號60403025,2005年1月到2007年12月)
③中法先進研究計畫項目(生物信息專用算法與體系結構,編號PRA SI04-04)(2005年1月到2006年12月)
④企業橫向“DCM數字有線傳輸系統”
⑤企業橫向“SOD 影音輸出裝置”
⑥企業橫向“AVB系統設計”
①國家自然科學基金項目(面向非規則計算算法的FPGA邏輯映射最佳化,主持人,編號61072135,2011年1月到2013年12月)
②國家自然科學基金項目(面向計算密集型算法的實時可重構專用體系研究,編號60403025,2005年1月到2007年12月)
③中法先進研究計畫項目(生物信息專用算法與體系結構,編號PRA SI04-04)(2005年1月到2006年12月)
④企業橫向“DCM數字有線傳輸系統”
⑤企業橫向“SOD 影音輸出裝置”
⑥企業橫向“AVB系統設計”
參與的主要項目(2004-今)
①國家自然科學基金項目(面向可重構計算的編譯技術,編號60573163,期限:2006 年1 月——2008 年12 月)
②國家自然科學基金項目(面向生物信息處理的計算機體系結構,編號60373044,期限2004 年1 月——2004 年12 月)
③法國國家計算機與自動化研究所(INRIA)的國家創新計畫項目REMIX (Reconfigurable Memory for Indexing huge amount of data)
④中科院知識創新工程重要方向性項目(生物信息處理專用計算機與算法研究,編號KSCXZ-SW-223)
⑤華為公司“物聯網對承載網影響關鍵技術研究”子項目
①國家自然科學基金項目(面向可重構計算的編譯技術,編號60573163,期限:2006 年1 月——2008 年12 月)
②國家自然科學基金項目(面向生物信息處理的計算機體系結構,編號60373044,期限2004 年1 月——2004 年12 月)
③法國國家計算機與自動化研究所(INRIA)的國家創新計畫項目REMIX (Reconfigurable Memory for Indexing huge amount of data)
④中科院知識創新工程重要方向性項目(生物信息處理專用計算機與算法研究,編號KSCXZ-SW-223)
⑤華為公司“物聯網對承載網影響關鍵技術研究”子項目
主講課程
微電子學導論(2008-2013秋,研究生課程)
積體電路工程設計(2008-2013春,研究生課程)
嵌入式系統設計(2013年秋,本科生課程)
通信原理(2013年秋,本科生課程)
數字邏輯電路(2014年春,本科生課程)
硬體描述語言與數字系統設計(2014年春,本科生課程)
信息檢索 (2008, 2009, 研究生課程)
積體電路工程設計(2008-2013春,研究生課程)
嵌入式系統設計(2013年秋,本科生課程)
通信原理(2013年秋,本科生課程)
數字邏輯電路(2014年春,本科生課程)
硬體描述語言與數字系統設計(2014年春,本科生課程)
信息檢索 (2008, 2009, 研究生課程)