極大規模積體電路片上供電網路仿真及最佳化

《極大規模積體電路片上供電網路仿真及最佳化》是依託清華大學,由蔡懿慈擔任項目負責人的面上項目。

基本介紹

  • 中文名:極大規模積體電路片上供電網路仿真及最佳化 
  • 依託單位:清華大學
  • 項目負責人:蔡懿慈
  • 項目類別:面上項目
  • 批准號:60776026
  • 申請代碼:F0402
  • 負責人職稱:教授
  • 研究期限:2008-01-01 至 2010-12-31
  • 支持經費:25(萬元)
項目摘要
隨著積體電路工藝的發展和高性能低功耗晶片的需求,供電網路設計面臨新的挑戰。晶片供電電壓降低而電流增大、工作頻率提高造成電感效應明顯、供電網路規模和線寬增大占用更多的布線資源、多供電電壓和多域值電壓的使用造成供電網路結構複雜等等,都給晶片供電帶來新的問題,供電網路設計已經成為極大規模積體電路設計的關鍵。本課題主要研究:供電網路的噪聲分析和降噪問題;考慮晶片封裝寄生參數和互連電感的供電網路設計方法;晶片供電網路早期規劃的自動化問題。從設計方法學和物理設計流程上對供電網路分析和最佳化方法進行研究;從理論和實際上對供電網路自去耦電容問題、封裝電感去耦合問題及與布圖規劃相結合的供電網路早期規劃問題進行探討;突破傳統方法必須通過複雜分析才能評價供電網供電性能的瓶頸,探討供電網的幾何構型與供電性能之間的直觀規律。形成一套較為系統的供電網路自動設計方法和算法軟體。

相關詞條

熱門詞條

聯絡我們